電子科技大學(xué)現(xiàn)代電子綜合實(shí)驗(yàn)頻率計(jì)實(shí)驗(yàn)報(bào)告_第1頁
已閱讀1頁,還剩24頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、實(shí) 驗(yàn) 報(bào) 告學(xué) 生: 生:學(xué) 院: 院: 專 業(yè): 業(yè):學(xué) 號: 號:指 導(dǎo) 老 師: 師:一、實(shí)驗(yàn)名稱 一、實(shí)驗(yàn)名稱:基于 FPGA 的數(shù)字頻率計(jì)的設(shè)計(jì)二、實(shí)驗(yàn)?zāi)康模?二、實(shí)驗(yàn)?zāi)康模簩W(xué)習(xí) VHDL 語言并使用它完成頻率計(jì)的設(shè)計(jì),使學(xué)生不斷的加深對 VHDL 描述語言的掌握,以及不斷總結(jié)由軟件來實(shí)現(xiàn)硬件的特點(diǎn),學(xué) 會(huì)程序與芯片的對接,為以后的工作和更進(jìn)一步的學(xué)習(xí)學(xué)習(xí)打好基礎(chǔ)。

2、三、實(shí)驗(yàn)任務(wù) 三、實(shí)驗(yàn)任務(wù): 基于 FPGA 采用硬件描述語言 VHDL,在軟件開發(fā)平臺ISE 上設(shè)計(jì)出一個(gè)數(shù)字頻率計(jì),使用 ModelSim 仿真軟件對 VHDL 程序做仿真 并下載到芯片完成實(shí)際測量。要求:其頻率測量范圍為 10Hz~10MHz,測量結(jié)果用 6 只數(shù)碼管顯示。有三個(gè)帶鎖按鍵開關(guān)(任何時(shí)候都只能有一個(gè)被按下)被用來選擇 1S、0.1S 和 0.01S 三個(gè)閘門時(shí)間中的一個(gè)。有兩只 LED,一只用 來顯示閘門的開與閉,另

3、一只當(dāng)計(jì)數(shù)器溢出時(shí)做溢出指示。四、實(shí)驗(yàn)原理: 四、實(shí)驗(yàn)原理:頻率計(jì)的基本原理是用一個(gè)頻率穩(wěn)定度高的頻率源作為基準(zhǔn)時(shí)鐘(本實(shí)驗(yàn)采用 50MHz 的石英振蕩器作為基準(zhǔn)時(shí)鐘) ,對比測量其他信號的頻率。通常情況下計(jì)數(shù)每秒內(nèi)待測信號的脈沖個(gè)數(shù),此時(shí)我們稱閘門時(shí)間為 1S,閘門時(shí)間也可以大于或小于 1S。閘門時(shí)間越長,得到的頻率值就準(zhǔn)確,但閘門時(shí)間越長則每測一次頻率的間隔就越長;閘門時(shí)間越短,測得頻率值刷新就越快,但測得的頻率精準(zhǔn)度會(huì)受到影響。頻

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論