版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著機(jī)載座艙顯示技術(shù)的高速發(fā)展,新一代的戰(zhàn)斗機(jī)已經(jīng)逐步采用綜合視頻圖形顯示系統(tǒng)來替代傳統(tǒng)的指針式儀表顯示系統(tǒng)。本文以某型機(jī)載視頻處理及圖形生成系統(tǒng)為研究對(duì)象,展開了對(duì)系統(tǒng)硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)工作。
全文的主要研究?jī)?nèi)容如下:
1.依據(jù)結(jié)構(gòu)化設(shè)計(jì)的思想,完成了對(duì)系統(tǒng)硬件平臺(tái)的架構(gòu)設(shè)計(jì),包括分層設(shè)計(jì)和層間接口設(shè)計(jì),將系統(tǒng)硬件平臺(tái)分為視頻輸入解碼層、數(shù)據(jù)處理層和視頻編碼輸出層共三層,并完成了各層之間的標(biāo)準(zhǔn)接口設(shè)計(jì)以及系統(tǒng)硬件
2、平臺(tái)與上層軟件平臺(tái)之間的數(shù)字接口設(shè)計(jì)。
2.依據(jù)自頂向下的設(shè)計(jì)方法,完成了系統(tǒng)硬件平臺(tái)從最頂層架構(gòu)到最底層電路實(shí)現(xiàn)的詳細(xì)設(shè)計(jì)過程,包括對(duì)數(shù)據(jù)處理層、視頻編解碼層以及外圍輔助電路模塊的設(shè)計(jì)與實(shí)現(xiàn)。其中,數(shù)據(jù)處理層以高速FPGA為核心處理器,采用操作系統(tǒng)內(nèi)存+獨(dú)立顯存的雙DDR2存儲(chǔ)器設(shè)計(jì)架構(gòu)。視頻編解碼層主要完成了模擬PAL視頻接口及1.62Gbps高速DVI視頻接口的設(shè)計(jì)與實(shí)現(xiàn)。外圍輔助電路模塊主要完成了系統(tǒng)電源分配網(wǎng)絡(luò)、時(shí)鐘
3、分配網(wǎng)絡(luò)以及2.5Gbps高速PCI-E通信接口等模塊的設(shè)計(jì)與實(shí)現(xiàn)。
3.完成了系統(tǒng)硬件平臺(tái)18層數(shù)?;旌细咚俑呙芏萈CB的設(shè)計(jì),包括PCB的版面結(jié)構(gòu)設(shè)計(jì)、器件布局設(shè)計(jì)、層疊結(jié)構(gòu)設(shè)計(jì)以及主要硬件電路模塊的布線約束規(guī)則設(shè)計(jì),給出了最終的PCB設(shè)計(jì)圖樣。
4.對(duì)系統(tǒng)硬件平臺(tái)中重要電路模塊進(jìn)行了信號(hào)完整性仿真分析,仿真結(jié)果表明,本文所設(shè)計(jì)的硬件平臺(tái)中,電源分配網(wǎng)絡(luò)是一個(gè)寬帶低阻抗網(wǎng)絡(luò),533Mbps高速DDR2存儲(chǔ)器接口信
4、號(hào)質(zhì)量較好。
5.對(duì)系統(tǒng)原理樣機(jī)進(jìn)行了詳細(xì)的測(cè)試驗(yàn)證。單板測(cè)試結(jié)果表明,本文所設(shè)計(jì)的硬件平臺(tái)的系統(tǒng)可靠性、信號(hào)傳輸線阻抗、電源質(zhì)量、系統(tǒng)功耗等參數(shù)指標(biāo)均滿足設(shè)計(jì)要求,且有充分的裕度。硬件平臺(tái)中視頻接口、高速通信接口等模塊均滿足功能要求,且信號(hào)質(zhì)量好。而系統(tǒng)原理樣機(jī)整機(jī)測(cè)試結(jié)果則表明,系統(tǒng)硬件平臺(tái)能夠支持系統(tǒng)運(yùn)行所需要的各種復(fù)雜算法的實(shí)現(xiàn),這有力地證明了本文所論述的機(jī)載視頻處理及圖形生成系統(tǒng)硬件平臺(tái)設(shè)計(jì)合理,能夠可靠地滿足系統(tǒng)要
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的機(jī)載視頻處理與圖形生成系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 工程車輛視頻處理與圖形終端硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 機(jī)載平顯圖形生成與視頻處理算法研究及其FPGA實(shí)現(xiàn).pdf
- 機(jī)載平顯視頻圖形生成系統(tǒng)優(yōu)化.pdf
- 視頻信號(hào)高速處理硬件平臺(tái)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 機(jī)載SAR實(shí)時(shí)成像處理系統(tǒng)設(shè)計(jì)及硬件實(shí)現(xiàn).pdf
- 機(jī)載電子飛行儀表系統(tǒng)典型圖形生成算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 視頻處理硬件測(cè)試平臺(tái)的研究與實(shí)現(xiàn).pdf
- 機(jī)載雙模SAR成像處理及硬件實(shí)現(xiàn).pdf
- 空中機(jī)器人機(jī)載系統(tǒng)硬件平臺(tái)實(shí)現(xiàn)與實(shí)驗(yàn)研究.pdf
- 機(jī)載測(cè)繪圖像壓縮系統(tǒng)設(shè)計(jì)與硬件實(shí)現(xiàn).pdf
- 機(jī)載SAR實(shí)時(shí)處理機(jī)壓縮處理的硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 相控陣自跟蹤系統(tǒng)信號(hào)處理平臺(tái)硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 機(jī)載SAR并行成像處理的硬件實(shí)現(xiàn).pdf
- 基于DSP的智能視頻監(jiān)控系統(tǒng)硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 視頻分析算法實(shí)驗(yàn)平臺(tái)與演示平臺(tái)的搭建及硬件實(shí)現(xiàn).pdf
- 旋翼機(jī)機(jī)載輻射監(jiān)測(cè)系統(tǒng)關(guān)鍵硬件及控制邏輯的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 信息處理系統(tǒng)硬件測(cè)試平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 機(jī)載防撞系統(tǒng)主控編碼模塊的硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多通道視頻拼接硬件系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論