一種異步逐次逼近型模數(shù)轉(zhuǎn)換器的研究與設(shè)計.pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、在諸多不同結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器中,逐次逼近型模數(shù)轉(zhuǎn)換器(SAR ADC)具有中等精度、尺寸小、功耗低、成本低等優(yōu)點,在消費電子、信號采集等場合得到廣泛應(yīng)用。近年來,隨著CMOS工藝特征尺寸不斷減小,SARADC的速度跟精度不斷提高,功耗跟電源電壓不斷降低,整體性能不斷優(yōu)化,已經(jīng)成為該領(lǐng)域的研究熱點。
  本文在分析傳統(tǒng)同步時序SARADC的工作原理、電路結(jié)構(gòu)和特點的基礎(chǔ)上,采用異步時序結(jié)構(gòu),來實現(xiàn)8位精度,10MS/s采樣率的逐次逼近

2、模數(shù)轉(zhuǎn)換器。首先在MATLAB平臺上進(jìn)行系統(tǒng)建模,分析時鐘抖動、開關(guān)非線性、比較器失調(diào)、電容失配、噪聲等非理想因素對電路的影響,然后對關(guān)鍵電路模塊進(jìn)行分析和設(shè)計,包括異步時序邏輯電路,能夠有效提高轉(zhuǎn)換速率、降低整體功耗;采用兩級動態(tài)比較器,提高速度的同時減小靜態(tài)功耗;采用改進(jìn)的分段式電容陣列結(jié)構(gòu),DAC電容和采樣電容的復(fù)用技術(shù)能夠有效降低電路版圖面積。由于采用異步時序結(jié)構(gòu),能夠有效提高轉(zhuǎn)換速度,減少外圍電路,降低時鐘模塊設(shè)計復(fù)雜度,從而

3、減小了芯片面積,也降低了系統(tǒng)整體功耗。
  本文基于SMIC65nm CMOS工藝,采用Cadence公司Spectre系列軟件對設(shè)計的電路進(jìn)行模塊仿真和整體仿真。在電源電壓為1.2V,參考電壓為1.2V,采樣率為10MS/s,輸入正弦波信號情況下,仿真結(jié)果顯示,當(dāng)輸入信號頻率為4.84375MHz時,ENOB=7.85bit, SNR=53.56dB, SNDR=49.06dB,SFDR=56.81dB。采用線性擬合算法,INL

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論