用于無線傳感網(wǎng)絡(luò)的逐次逼近型模數(shù)轉(zhuǎn)換器研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩152頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著CMOS工藝的快速發(fā)展,片上系統(tǒng)(Systemon Chip,SoC)設(shè)計逐漸成為集成電路設(shè)計的重要發(fā)展方向,單個芯片內(nèi)可以集成大量的IP核如數(shù)字信號處理器、數(shù)據(jù)轉(zhuǎn)換器、濾波器、存儲器等。由于數(shù)字信號具有可靠性高、靈活、成本低等優(yōu)點,數(shù)字信號處理已經(jīng)逐步取代了傳統(tǒng)的模擬信號處理。然而自然界的力、熱、電、光、聲、溫度等物理信號都是模擬量,因此需要模數(shù)轉(zhuǎn)換器(Analog to Digital Converter,ADC)將模擬信號轉(zhuǎn)化

2、成數(shù)字信號。
  ADC是無線傳感網(wǎng)絡(luò)中的重要模塊之一。無線傳感網(wǎng)絡(luò)包含大量的無線傳感節(jié)點,通常給這些節(jié)點更換電池較為困難,因此低功耗無線傳感網(wǎng)絡(luò)設(shè)計是一個重要的研究課題。在眾多不同結(jié)構(gòu)的ADC中,基于逐次逼近(Successive Approximation Register,SAR)型ADC因其具有結(jié)構(gòu)簡單、功耗較低、面積較小、與數(shù)字CMOS工藝兼容等優(yōu)點而獲得廣泛的應(yīng)用。本文的主要目標(biāo)是設(shè)計一款能夠工作于0.6V、超低功耗的

3、10位1MS/s采樣頻率的SARADC。本文的主要貢獻(xiàn)和創(chuàng)新點如下:
  1.SARADC中的主要模塊包括數(shù)模轉(zhuǎn)換器(DAC)、比較器和數(shù)字邏輯電路等。本文詳細(xì)分析了這三部分電路在精度、速度和功耗這三方面的表現(xiàn),并將其運用到SARADC的設(shè)計中。
  2.在DAC電路的設(shè)計中,由于電源電壓較低,基于Vcm-based開關(guān)切換方式無法采用。本文采用了單調(diào)(monotonic)開關(guān)切換方式,因為其具有較低的功耗以及簡單的數(shù)字邏輯

4、。但隨之帶來的問題是轉(zhuǎn)換過程中共模電壓的變化,導(dǎo)致比較器的失調(diào)電壓動態(tài)變化,產(chǎn)生積分非線性誤差。傳統(tǒng)的解決方式是在比較器中采用固定尾電流偏置,但是這種方式不適用于低電源電壓的情況,因為電壓余量有限。另一種方法是將比較器的電源電壓提高1倍,但是功耗卻大大增加。因此本文提出并發(fā)表了一種共模穩(wěn)定(common mode stabilizer)電路結(jié)構(gòu),用于解決低電源電壓下單調(diào)開關(guān)切換方式帶來的共模電壓下降的問題。仿真結(jié)果表明加入共模穩(wěn)定電路后

5、,靜態(tài)和動態(tài)性能都有顯著提高,同時測試結(jié)果也驗證了這種方法的有效性。
  3.在比較器電路的設(shè)計中,本文采用了動態(tài)預(yù)放大再生比較器。通過預(yù)放大級降低比較器的失調(diào)電壓和回饋噪聲,進(jìn)而提高比較器的精度。通過采用動態(tài)電路降低比較器的功耗。另外采用正反饋工作的再生鎖存器來提高比較器的速度。
  4.在數(shù)字邏輯電路的設(shè)計中,本文采用了異步邏輯結(jié)構(gòu)而非同步邏輯結(jié)構(gòu),降低功耗的同時提高了數(shù)字邏輯電路的速度。
  5.在低電源電壓下開

6、關(guān)管的設(shè)計中,采樣開關(guān)管采用了自舉(bootstrapping)技術(shù),增大輸入信號范圍的同時,提高了采樣開關(guān)管的線性度。但是自舉技術(shù)需要消耗較大的功耗和面積,因此本文通過采用頂板采樣技術(shù),將需要采用自舉技術(shù)的采樣開關(guān)管個數(shù)減小為兩個,大大降低了開關(guān)管部分的功耗。
  6.本文詳細(xì)分析并計算了SARADC中每一個電路的功耗,同時總結(jié)了一套通用的SARADC設(shè)計方法。該方法可以根據(jù)精度和速度的要求計算出SARADC中每一個電路模塊所需

7、的功耗值,進(jìn)而可以確定SARADC電路中管子的參數(shù)。
  基于TSMC0.13μmCMOS工藝設(shè)計并實現(xiàn)了一個0.6V10位1MS/sSARADC,芯片核心面積只有0.04mm2。本文對ADC的測試方法(主要包括靜態(tài)測試和動態(tài)測試)進(jìn)行了研究與分析后,對本文設(shè)計的SARADC進(jìn)行了詳細(xì)的測試。測試結(jié)果顯示,SARADC在0.6V電源電壓和Nyquist輸入信號頻率下具有51.25dB信號噪聲失真比,在1MS/s采樣頻率下功耗僅為6

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論