

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、示波器廣泛的用于信號的分析與測量,扮演著不可或缺的重要角色。隨著技術快速的發(fā)展,數(shù)字存儲示波器性能進一步加強,逐漸取代了模擬示波器。而便攜式示波器作為示波器發(fā)展的一個分支,克服了普通數(shù)字存儲示波器體積龐大,功耗較高,不便于攜帶等缺點,廣泛的應用于一些特殊的應用場合。為滿足對復雜帶寬信號進行實時捕獲與測量要求,提高采樣率對示波器來說顯得尤為重要。在現(xiàn)有的條件下,時間交錯采樣技術可以有效的提高系統(tǒng)的采樣率,從而突破單片模數(shù)轉換器芯片轉換速率
2、對系統(tǒng)采樣率的限制,實現(xiàn)高速采樣。
雖然TIADC(時間交錯采樣模數(shù)轉換器)可以提高系統(tǒng)采樣率,但是由于ADC通道之間的不一致性以及采樣時間間隔不均勻等因素會引入誤差,導致示波器性能下降。因此本課題主要從如下兩個方面展開。一方面,本課題將基于FPGA設計一款便攜性低功耗數(shù)字存儲示波器。另一方面,本課題將對TIADC系統(tǒng)中的失配誤差進行估計和校準,提高系統(tǒng)的無雜散動態(tài)范圍。具體內容如下:
根據(jù)TIADC系統(tǒng)的結構及原理
3、,推導TIADC的系統(tǒng)模型。從實際應用場景分析ADC通道之間失配誤差產(chǎn)生原因及來源。并根據(jù)得到的數(shù)學模型分析TIADC在理想情況下和誤差存在的情況下輸出的頻譜特性。
提出了一套完整的TIADC失配誤差消除方法。該方法主要分為失調誤差估計以及失調誤差補償兩部分。該方法在具有很高的失配誤差參數(shù)估計精度的情況下依然具有較低的計算復雜度。失調和增益失配誤差補償是基于誤差參數(shù)來實現(xiàn)的,而采樣時間失配誤差補償則是采用一種簡化拉格朗日插值法
4、來實現(xiàn)。該補償結構采用單精度浮點設計,并在嚴重的失配誤差條件下(高達5%的失調和增益誤差以及10%的超前的或者滯后的采樣時間誤差)對該結構進行了仿真。該補償?shù)难a償效果使無雜散動態(tài)范圍提升達53dB。除此之外,該補償結構并不受TIADC通道數(shù)目的限制。
基于單片F(xiàn)PGA成功開發(fā)了一款便攜式低功耗數(shù)字存儲示波器。為滿足輸入信號的寬動態(tài)范圍要求,設計了增益靈活可調的模擬前端電路。采用雙通道模數(shù)轉換器設計,支持時間交錯采樣模式,成倍的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 微型低功耗USB示波器模塊硬件設計.pdf
- 基于空間時間回收算法的實時系統(tǒng)低功耗的設計.pdf
- 低功耗高性能采樣保持電路的研究與設計.pdf
- 16-bit低功耗過采樣∑-Δ調制器的設計.pdf
- 手持式數(shù)字示波器軟件低功耗與USB接口設計.pdf
- 基于SOC低功耗設計的IRdrop分析.pdf
- 基于SoC低功耗Pipeline ADC的設計.pdf
- 低功耗物理設計.pdf
- 低功耗技術在手持式示波器中的應用研究.pdf
- 低功耗設計方法
- 基于數(shù)據(jù)保持電壓的低功耗SRAM設計.pdf
- 基于Zigbee的低功耗數(shù)據(jù)采集系統(tǒng)設計.pdf
- 基于RFID系統(tǒng)的高速低功耗SRAM設計.pdf
- 基于等效采樣的數(shù)字存儲示波器的設計與實現(xiàn).pdf
- 基于電池電量檢測的低功耗設計.pdf
- 基于FPGA系統(tǒng)的低功耗研究與設計.pdf
- 基于校準信號的時間交錯采樣系統(tǒng)失配補償方法研究.pdf
- SoC芯片的低功耗設計.pdf
- MCU低功耗設計技術及其功耗分析.pdf
- DSP低功耗設計技術.pdf
評論
0/150
提交評論