具有BIT能力的加速度計模擬器設(shè)計.pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、本論文設(shè)計了一種具有BIT(機(jī)內(nèi)測試)能力的加速度計模擬器,這種模擬器既可以引入閉環(huán)測試系統(tǒng),代替仿真模型中的加速度計模型進(jìn)行硬件在回路仿真;亦可以在實(shí)際應(yīng)用中作為真實(shí)的加速度計使用,進(jìn)行對目標(biāo)物體的加速度測量。本文的具體研究工作包括如下四部分內(nèi)容:
  首先,論述基于DSP2812設(shè)計具有BIT能力的加速度計模擬器的優(yōu)點(diǎn),詳細(xì)介紹模擬器的硬件設(shè)計和程序編寫的主要思想,給出了系統(tǒng)硬件和軟件的模塊化設(shè)計方案。
  本系統(tǒng)硬件設(shè)

2、計采用雙電路板的結(jié)構(gòu)方案,主電路板負(fù)責(zé)系統(tǒng)的上電BIT和啟動BIT、硬件在回路仿真應(yīng)用或?qū)嶋H應(yīng)用、故障模擬,主板中設(shè)計了豐富的通訊接口:4路A/D采樣接口、6路開關(guān)量I/O接口、1路RS-232串行接口、1路CAN總線接口、1路同步串行口。從電路板作為系統(tǒng)的硬件冗余備份,當(dāng)主電路板發(fā)生故障時,由其接替主電路板工作,兩板之間通過同步串行口SPI進(jìn)行通訊。
  在硬件設(shè)計的基礎(chǔ)上,通過軟件編程實(shí)現(xiàn)了系統(tǒng)的如下功能:第一個功能:系統(tǒng)既可

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論