基于FPGA的電容屏電流電壓數(shù)據(jù)采集系統(tǒng)的設計.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著智能手機、相機等多媒體設備的普及,人們的生活發(fā)生了翻天覆地的變化,而大多數(shù)多媒體設備的屏幕是采用的電容式觸摸屏。本論文基于觸屏生產廠商工業(yè)級在線測量的應用需求,為了檢測電容屏是否良品,設計了對電容屏電流電壓信號的采樣與處理系統(tǒng),最終得到項目所需的電容屏的電流電壓數(shù)據(jù)。
  本文采用基于FPGA(Field Programmable Gate Array)技術來實現(xiàn)系統(tǒng)的構成。FPGA技術的高速發(fā)展,使得FPGA在信號采集方面的

2、優(yōu)勢也愈加凸顯。新型的FPGA一般都集成了DSP(Digital Signal Processing)模塊,再加上FPGA在并行信號處理方面優(yōu)良的表現(xiàn),使得基于FPGA的信號采集系統(tǒng)的實現(xiàn)完全成為可能。
  本文是對基于FPGA的電容屏電流電壓數(shù)據(jù)采集系統(tǒng)的設計。系統(tǒng)主要分為三個部分:
  1、矩陣選通。本文中電容屏由一個256*256的矩陣構成,通過FPGA與模擬開關的組合,達到了對256*256矩陣上任意一點的選通,被選

3、通的點輸出電流電壓模擬信號。
  2、電流電壓信號的采樣與處理。這部分主要包括信號采樣控制模塊、濾波模塊和算法模塊。采樣控制模塊控制A/D轉換器將被選通的矩陣點輸出的電流電壓模擬信號轉換為數(shù)字信號,并將采集到的數(shù)據(jù)存入FIFO(First Input First Output)緩沖。濾波模塊對FIFO中的數(shù)據(jù)進行平滑濾波處理,濾波后的數(shù)據(jù)存入FPGA內部的RAM當中。算法模塊將RAM(Random Access Memory)中的

4、數(shù)據(jù)進行“逐差法”處理,將結果輸出給MCU(Micro Control Unit)。
  3、MCU和FPGA的通信。本文中采用的MCU是STM32F205,MCU對FPGA發(fā)布指令并且可以直接讀取處理完的數(shù)據(jù)。本文采用MCU自帶的FSMC(FlexibleStatic Memory Controller)接口并行傳輸,完成MCU讀寫FP GA內部的特殊寄存器和RAM。
  本文完成了系統(tǒng)的各部分軟硬件設計,使用VERILO

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論