

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、數(shù)據(jù)采集,作為獲得原始數(shù)據(jù)的重要途徑,是監(jiān)測(cè)被控對(duì)象和控制管理系統(tǒng)的關(guān)鍵技術(shù)之一。目前,數(shù)據(jù)采集技術(shù)已廣泛應(yīng)用于工業(yè)生產(chǎn)、醫(yī)療器械、交通設(shè)備、科學(xué)研究等各個(gè)領(lǐng)域。隨著計(jì)算機(jī)技術(shù)的發(fā)展以及儀表總線和網(wǎng)絡(luò)技術(shù)的普及,數(shù)據(jù)采集技術(shù)朝著高速率、高性能、易操作的方向發(fā)展。
本課題從實(shí)際需求出發(fā),設(shè)計(jì)一種高速、高精度、實(shí)時(shí)性強(qiáng)且具有低成本、靈活接口的通用型數(shù)據(jù)采集系統(tǒng)。系統(tǒng)基于FPGA技術(shù),采用SOPC設(shè)計(jì)理念,應(yīng)用NiosⅡ軟核處理
2、器作為系統(tǒng)的控制核心,控制高速A/D轉(zhuǎn)換器進(jìn)行數(shù)據(jù)采樣,并將采集到的數(shù)據(jù)送入FIFO中緩存,NiosⅡ控制USB接口芯片將數(shù)據(jù)傳送給PC機(jī),最后以LabVIEW為數(shù)據(jù)處理平臺(tái),完成對(duì)采集信號(hào)的顯示和分析功能。
本文介紹了典型數(shù)據(jù)采集系統(tǒng)的組成架構(gòu),設(shè)計(jì)了系統(tǒng)的硬件電路,主要包括前端高速A/D轉(zhuǎn)換器模塊、FPGA主控端和USB接口電路。根據(jù)每個(gè)模塊的設(shè)計(jì)思想與程序流程進(jìn)行了軟件設(shè)計(jì),主要包括NiosⅡ軟件設(shè)計(jì)、USB固件程序
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)據(jù)高速采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的實(shí)現(xiàn).pdf
- 基于FPGA的高速圖像數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集卡設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與開(kāi)發(fā).pdf
- 基于FPGA的高速數(shù)據(jù)采集與記錄系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于USB和FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 應(yīng)用FPGA的高速數(shù)據(jù)采集的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIe的高速數(shù)據(jù)采集卡的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)采集及海量存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的NFC數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的高速數(shù)據(jù)采集系統(tǒng)畢業(yè)設(shè)計(jì)
- 基于FPGA的PCIE多路高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的數(shù)據(jù)采集及通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的微弱信號(hào)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論