版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著雷達(dá)技術(shù)的不斷發(fā)展,雷達(dá)的應(yīng)用領(lǐng)域越來(lái)越廣泛。雷達(dá)信號(hào)處理系統(tǒng)作為雷達(dá)系統(tǒng)的重要組成部分,在雷達(dá)系統(tǒng)中發(fā)揮著重要作用。基于 DSP芯片在處理復(fù)雜算法上靈活實(shí)現(xiàn)的優(yōu)勢(shì)和FPGA芯片在處理大數(shù)據(jù)量上快速實(shí)現(xiàn)的優(yōu)勢(shì),本文研究的雷達(dá)信號(hào)系統(tǒng)選用“DSP+FPGA”的架構(gòu)作為其硬件平臺(tái)。
基于 FPGA可并行處理、體積小、速度快等特點(diǎn),可利用FPGA來(lái)實(shí)現(xiàn)定時(shí)控制、部分信號(hào)處理算法和接口通信。本文針對(duì)FPGA在雷達(dá)信號(hào)處理系統(tǒng)中的應(yīng)
2、用技術(shù)及其實(shí)現(xiàn)展開(kāi)研究。
首先,本文講述了雷達(dá)信號(hào)處理系統(tǒng)的功能需求,表明該信號(hào)處理系統(tǒng)主要由定時(shí)控制板、信號(hào)處理板、存儲(chǔ)板、背板和系統(tǒng)電源組成,并簡(jiǎn)要介紹了它們?cè)谛盘?hào)處理分系統(tǒng)中的作用。接著對(duì)信號(hào)處理系統(tǒng)的硬件設(shè)計(jì)做了概述,其中主要介紹了定時(shí)控制板和信號(hào)處理板的硬件結(jié)構(gòu)設(shè)計(jì)。然后根據(jù)FPGA芯片所需要完成的功能,對(duì)雷達(dá)信號(hào)處理系統(tǒng)的FPGA進(jìn)行了方案設(shè)計(jì)。
其次,本文詳細(xì)介紹了所設(shè)計(jì)的方案在FPGA中的具體實(shí)現(xiàn)。其
3、主要分兩部分,一部分是信號(hào)處理模塊的FPGA實(shí)現(xiàn),另外一部分是接口通信的FPGA實(shí)現(xiàn)。本文對(duì)FPGA的各個(gè)處理模塊及其具體實(shí)現(xiàn)作了詳細(xì)描述,并畫(huà)出了各個(gè)模塊的處理流程圖。其中有服務(wù)于整體的時(shí)鐘模塊、復(fù)位模塊、控制信號(hào)產(chǎn)生模塊和自檢模塊,還有信號(hào)處理算法模塊如 A/D采樣模塊、數(shù)字中頻正交采樣模塊、抗異步干擾模塊和點(diǎn)跡合并模塊。關(guān)于接口通信,信號(hào)處理系統(tǒng)主要用到的通信方式有鏈路口、串口和光纖。本文詳細(xì)介紹了每種通信方式的發(fā)送和接收模塊,并
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理系統(tǒng)仿真研究及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- 中斷連續(xù)波雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)目標(biāo)模擬器信號(hào)處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)預(yù)處理系統(tǒng)設(shè)計(jì).pdf
- 某雷達(dá)信號(hào)處理系統(tǒng)中的FPGA設(shè)計(jì).pdf
- 某雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的多模型雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- 船用導(dǎo)航雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 穿墻雷達(dá)信號(hào)采集及處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的信號(hào)采集與處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 中斷連續(xù)波雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- LFMCW雷達(dá)信號(hào)處理系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于VxWorks的雷達(dá)信號(hào)處理系統(tǒng)實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論