版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、立體視頻技術(shù)是一種將具有符合人眼視差模型的兩幅圖像編輯為視頻信號,通過顯示和光路系統(tǒng)分別送到人的左右眼中,經(jīng)過大腦合成,從而形成立體感覺的視頻技術(shù)。使人在觀看過程中能夠獲得景深信息,從而產(chǎn)生強(qiáng)烈的沉浸感和臨場感,大大增強(qiáng)了觀賞性和趣味性。三維立體成像技術(shù)將在航空航天、工業(yè)、教育、醫(yī)學(xué)、軍事等領(lǐng)域有更大的作為,是今后成像技術(shù)的主要發(fā)展方向。
在深入閱讀相關(guān)文獻(xiàn)并掌握相關(guān)理論的基礎(chǔ)上,針對數(shù)字化視頻信號ITU656-YUV4:2:
2、2標(biāo)準(zhǔn),本文設(shè)計(jì)了一種基于現(xiàn)場可編程門陣列(FPGA)的雙目立體信號處理系統(tǒng)。通過FPGA的硬件平臺基于人眼雙目視差獲得物體三維立體信息的原理,對立體顯示信號的產(chǎn)生、傳輸及顯示等方面進(jìn)行了研究和實(shí)踐。
利用FPGA技術(shù)的優(yōu)越性,設(shè)計(jì)并完成了基于FPGA的實(shí)時(shí)圖像處理器。通過FPGA編程,設(shè)計(jì)了視頻采集、FIFO(先進(jìn)先出)模塊、視頻解碼模塊、I2C配置接口模塊、圖像幀存控制模塊、VGA控制模塊的邏輯電路。兩路模擬視頻信號將由C
3、CD傳感器送入,經(jīng)視頻A/D芯片SAA7113轉(zhuǎn)換成數(shù)字視頻信號后,送入到異步FIFO中緩沖。視頻解碼模塊采用對視頻流數(shù)據(jù)識別的方法獲得圖像數(shù)據(jù),送入幀存儲器中后,按幀序?qū)陕窋?shù)字視頻信號先后讀出送往D/A芯片ADV7125,形成分辨率為800*600,刷新率60Hz的VGA信號,將其送往具有立體顯示效果的微顯示器上。在Quartus II,ModelSim軟件平臺下開發(fā)、驗(yàn)證并在硬件上實(shí)現(xiàn),達(dá)到了預(yù)期效果。另外,總結(jié)了系統(tǒng)的設(shè)計(jì)和調(diào)試
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的雙目圖像預(yù)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的雙目視覺圖像預(yù)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的信號采集與處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 雷達(dá)信號處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號處理系統(tǒng)設(shè)計(jì).pdf
- 測高雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的多速率數(shù)字信號處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的通用實(shí)時(shí)信號處理系統(tǒng)的硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA超聲診斷儀信號處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號處理系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的ECG信號采集與處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的車輛振動信號處理系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于FPGA的圖像處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的噪聲調(diào)頻雷達(dá)信號處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速實(shí)時(shí)信號處理系統(tǒng)的FPGA軟件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的腔衰蕩信號采集與處理系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于FPGA的圖像預(yù)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號預(yù)處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的B超實(shí)時(shí)信號處理系統(tǒng)設(shè)計(jì).pdf
評論
0/150
提交評論