基于FPGA的數字信號處理機的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩63頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、偽隨機碼調相脈沖多普勒復合體制引信綜合了偽隨機碼體制和脈沖多普勒體制兩種引信的優(yōu)點,系統(tǒng)同時完成對目標的測距、測速。它利用偽碼脈沖的自相關特性對目標進行測距,利用多普勒特性實現(xiàn)對目標的測速。此種體制目前廣泛應用于各型號的引信開發(fā)。本文設計一種數字信號處理機,應用于引信實現(xiàn)偽隨機序列產生和信號處理算法的實現(xiàn)。
  硬件系統(tǒng)采用Xilinx公司Virtex-6系列FPGA的XC6VLX130T作為主處理器,采用ADS5500實現(xiàn)高采樣

2、率的AD采樣,TLV5624進行DA數模轉換,使用DS90LV49QMT實現(xiàn)LVDS接口的單端轉差分,通過其他設備完成數據向上位機的高速上傳。
  信號處理在FPGA中實現(xiàn),主要包括m序列偽隨機碼產生、AD接口邏輯、MTD動目標檢測、相參積累、雜波圖恒虛警檢測、LVDS接口邏輯和DA輸出接口邏輯,以及通信和控制信號的發(fā)送和接收。
  論文實現(xiàn)電路板級設計,完成信號處理算法。通過與雷達回波模擬器和其他相關設備聯(lián)調,系統(tǒng)硬件結構

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論