氮化硅在集成電路銅互連中的應(yīng)用研究和改善.pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、集成電路遵循摩爾定律飛速發(fā)展,器件的特征尺寸越來越小,集成度越來越高,后段金屬互連對芯片工作的速度、功耗等影響也越來越大。在集成電路工藝走向0.13um開始,在后端金屬互連中,由于銅的低電阻率、抗電遷移能力強等特點,取代了鋁金屬;同時,雙鑲嵌(dual damascene)工藝的采用,解決了銅難以形成揮發(fā)性化合物的缺點,使得銅互連技術(shù)得到了飛速發(fā)展。
  新的工藝技術(shù)也帶來了新的問題。作為銅擴散阻擋層的氮化硅,在金屬互連中采用PE

2、CVD(Plasma Enhance Chemical Vapor Deposition)的方法沉積在銅CMP(Chemical Mechanical Polishing)之后的晶圓表面。在實際的應(yīng)用中,氮化硅沉積工藝經(jīng)常造成金屬互連線之間的絕緣問題,即在WAT(Wafer AcceptableTest)測試中,出現(xiàn)金屬線間的VBD(Voltage Breakdown)失效。
  本論文通過基于等離子體化學(xué)氣相沉積的原理,結(jié)合實際

3、應(yīng)用中的情況,對氮化硅沉積工藝中銅的去氧化處理和沉積兩方面進行研究,找到了導(dǎo)致VBD失效的主要原因,并通過優(yōu)化去氧化步驟和改善對硅烷氣體流量的控制,得到最佳的氮化硅沉積程式。
  另外,MIM(Metal Insulator Metal)電容憑借其低寄生電容,低接觸電阻的優(yōu)點,取代了傳統(tǒng)的PIP(Poly Insulator Poly)和MIS(Metal InsulatorSilicon)電容,成為射頻電路和混合/模擬電路的首選

4、工藝。隨著IC集成度提升的要求,電容密度也相應(yīng)提升,氮化硅(Silicon Nitride)以其較高的介電常數(shù)和工藝兼容性等優(yōu)點,取代二氧化硅(Silicon Oxide),成為MIM電容的介質(zhì)層材料。但是在實際的應(yīng)用中,經(jīng)常發(fā)生MIM電容的擊穿失效問題。
  通過研究MIM電容失效的可能原因,設(shè)計了相應(yīng)的氮化硅沉積和銅金屬晶丘改善實驗,找到了導(dǎo)致MIM電容失效的原因。通過改良氮化硅作為MIM電容絕緣層的沉積工藝,并在研究中引入相

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論