版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、多媒體技術(shù)的發(fā)展,對圖像處理速度的要求越來越高。圖像壓縮編碼是圖像處理中很重要的一方面。在圖像壓縮編碼算法和標準發(fā)展的同時,標準和算法的復(fù)雜性也提高了,這樣軟件實現(xiàn)的實時性就很低。自適應(yīng)算術(shù)編碼就是JPEG2000圖像壓縮中編碼處理速度的瓶頸。盡管計算機技術(shù)已得到快速發(fā)展,但仍不能滿足實時性的要求。FPGA是一種實時性比較好的實現(xiàn)工具,因為它是一種全硬件的結(jié)構(gòu),具有完全的并行性,且處理速度很快快。所以用FPGA實現(xiàn)高效的自適應(yīng)算術(shù)編碼具
2、有非常重要的意義。 本文提出了一種基于FPGA的高效自適應(yīng)算術(shù)編碼實現(xiàn)方案。此方案對標準自適應(yīng)算術(shù)編碼算法在構(gòu)上以下三方面的改進。最后用VHDL語言進行實現(xiàn)。 (1).由于編碼器里存在反饋,所以一般不能使用流水線。為了一個時鐘能夠處理一個,本文采用把編碼器分成兩個部分,概率索引部分和編碼輸出部分,分別在時鐘的兩個沿操作。 (2).由于在這樣的結(jié)構(gòu)中存在一個很長的邏輯延時,所以本論文又添加了預(yù)測功能以減少邏輯延時。
3、為了配合這種預(yù)測使其更有利于用FPGA實現(xiàn),本文又對編碼過程進行一些改變,這并不增加編碼的復(fù)雜性。 (3).在編碼后,有可能出現(xiàn)多次的循環(huán)歸一化,所以本文又在概率索引部分加了一個計算歸一化次數(shù)的功能,編碼以后如果需要歸一化就可以一次操作到位,大大提高了時鐘頻率。 本文又用C語言實現(xiàn)了標準的自適應(yīng)算術(shù)編碼,拿它與用FPGA實現(xiàn)的改進后的自適應(yīng)算術(shù)編碼的仿真結(jié)果對比驗證了這種改進后編碼器編碼的正確性。此種結(jié)構(gòu)的編碼效率很高,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的自適應(yīng)算術(shù)編碼研究與實現(xiàn).pdf
- 碼率自適應(yīng)多邊LDPC碼的編碼器設(shè)計與FPGA實現(xiàn).pdf
- AVS編碼器預(yù)測部分FPGA實現(xiàn).pdf
- LDPC碼編碼器FPGA實現(xiàn)研究.pdf
- JPEG XR編碼器研究及其FPGA實現(xiàn).pdf
- 基于FPGA的MJPEG編碼器的研究及實現(xiàn).pdf
- 基帶自適應(yīng)編碼調(diào)制系統(tǒng)的設(shè)計與FPGA實現(xiàn).pdf
- 可配置FFT及LDPC編碼器的FPGA實現(xiàn).pdf
- JPEG2000中的MQ編碼器及其自適應(yīng)調(diào)度系統(tǒng)的VLSI實現(xiàn).pdf
- MQ算術(shù)編碼器的IP軟核設(shè)計.pdf
- JPEG2000中算術(shù)編碼的FPGA實現(xiàn).pdf
- 基于FPGA的LDPC編碼器研究硬設(shè)計實現(xiàn).pdf
- 基于FPGA的JPEG編碼器設(shè)計.pdf
- 基于fpga的adpcm編碼器設(shè)計
- h.264編碼器soc的設(shè)計與fpga實現(xiàn)
- 星載圖像壓縮編碼器FPGA實現(xiàn)研究.pdf
- 并行上下文建模算術(shù)編碼器的研究.pdf
- 基于FPGA的視頻編碼器設(shè)計.pdf
- 基于FPGA的視頻編碼器的設(shè)計.pdf
- 自適應(yīng)回波消除器研究及其FPGA實現(xiàn).pdf
評論
0/150
提交評論