

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、LDPC(低密度奇偶校驗碼)編碼是提高通信質(zhì)量和數(shù)據(jù)傳輸速率的關(guān)鍵技術(shù)。LDPC碼應(yīng)用于實際通信系統(tǒng)是本課題的研究重點。實際通信要求在LDPC碼長盡量短、碼率盡量高及硬件可實現(xiàn)的前提下,結(jié)合連續(xù)相位MSK調(diào)制,滿足歸一化信噪比SNR=2dB時,系統(tǒng)誤碼率低于10-4。根據(jù)課題背景,本文主要研究基于FPGA的LDPC編碼器設(shè)計與實現(xiàn)。 LDPC碼的編碼復(fù)雜度往往與其幀長的平方成正比,編碼復(fù)雜度大,成為編碼硬件實現(xiàn)的一個障礙;論文針
2、對實際系統(tǒng)的預(yù)期指標(biāo),通過對多種矩陣構(gòu)造算法的預(yù)選方案及影響LDPC碼性能參數(shù)仿真分析,基于1/2碼率,1024和2048兩種幀長,設(shè)計了三種編碼器的備選方案,分別為直接下三角編碼器,串行準(zhǔn)循環(huán)編碼器和二階準(zhǔn)循環(huán)編碼器。 對于每種編碼器,分別設(shè)計了其整體結(jié)構(gòu),并對每種編碼器的功能模塊進行深入研究,設(shè)計完成后利用第3方軟件MODELSIM對編碼器進行了時序仿真;根據(jù)時序仿真結(jié)果和綜合報告對三種編碼方案進行比較,最終選擇串行準(zhǔn)循環(huán)編
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 可配置LDPC碼編碼器的FPGA設(shè)計與實現(xiàn).pdf
- 碼率自適應(yīng)多邊LDPC碼的編碼器設(shè)計與FPGA實現(xiàn).pdf
- CMMB與T-MMB中LDPC碼編碼器的研究與FPGA實現(xiàn).pdf
- 數(shù)字電視傳輸系統(tǒng)中LDPC碼編碼器的研究與FPGA實現(xiàn).pdf
- 通用型高速LDPC碼編碼器的FPGA實現(xiàn)及其應(yīng)用研究.pdf
- 基于FPGA的LDPC編碼器研究硬設(shè)計實現(xiàn).pdf
- 可配置FFT及LDPC編碼器的FPGA實現(xiàn).pdf
- 多邊類型LDPC碼的算法研究及其編碼器實現(xiàn).pdf
- 一種高速RS碼與LDPC級聯(lián)碼編碼器設(shè)計及硬件實現(xiàn).pdf
- LDPC碼譯碼器FPGA實現(xiàn)研究.pdf
- JPEG XR編碼器研究及其FPGA實現(xiàn).pdf
- AVS編碼器預(yù)測部分FPGA實現(xiàn).pdf
- LDPC碼的編碼實現(xiàn)研究.pdf
- LDPC碼迭代譯碼器的FPGA實現(xiàn).pdf
- LDPC碼譯碼研究與FPGA實現(xiàn).pdf
- 基于ieee802.16e標(biāo)準(zhǔn)的ldpc碼編碼器設(shè)計
- 高吞吐量LDPC碼編碼構(gòu)造及其FPGA實現(xiàn).pdf
- 自適應(yīng)算術(shù)編碼器的FPGA實現(xiàn).pdf
- LDPC碼編碼算法與實現(xiàn).pdf
- 無線光通信中LDPC碼編碼技術(shù)的FPGA實現(xiàn).pdf
評論
0/150
提交評論