版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本論文的主要工作是設(shè)計一個SOC系統(tǒng)(機頂盒信源解碼芯片)的時鐘和復(fù)位電路。 論文首先介紹了電視的發(fā)展歷史,說明了當(dāng)前電視面臨從模擬到數(shù)字的轉(zhuǎn)變,從而得到更高的分辨率和抗噪聲信能,另外對目前的數(shù)字電視分類做了說明。同時,對SOC技術(shù)做了簡單的介紹,以此引出技術(shù)的發(fā)展已經(jīng)提供了將信源解碼集成到一塊芯片的可能。電路的設(shè)計目的是使用盡可能少的資源(對應(yīng)芯片面積和片外期間)實現(xiàn)整個系統(tǒng)對多時鐘的需求。 論文隨后根據(jù)設(shè)計目的對系統(tǒng)
2、架進(jìn)行了詳細(xì)的設(shè)計,引入一些關(guān)鍵電路模塊:DPLL、DDRCLOCK、DigitalFractionalDivider,并對這些電路實現(xiàn)的功能做了說明。 接著論文對每個子電路都進(jìn)行了詳細(xì)的基本工作原理的敘述,并結(jié)合著仿真對所設(shè)計的電路的功能,性能做了仔細(xì)的論證。其中對部分模塊做了誤差分析與橫向比較。另外,各子電路在具體實現(xiàn)時的注意要點在論文中也做了詳細(xì)說明。隨后,是一個與時鐘結(jié)構(gòu)配合的復(fù)位電路的設(shè)計,同樣結(jié)合仿真對設(shè)計的電路功能
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- MCU芯片的復(fù)位電路與多模式時鐘系統(tǒng)設(shè)計.pdf
- 全局時鐘復(fù)位設(shè)計
- SoC芯片中低功耗線性穩(wěn)壓器和上電復(fù)位電路設(shè)計.pdf
- 多時鐘域SOC的DFT架構(gòu)和測試矢量生成研究.pdf
- 復(fù)位電路的作用
- 面向多核DSP的低功耗時鐘復(fù)位系統(tǒng)設(shè)計.pdf
- 時鐘電路.dwg
- UWB系統(tǒng)中時鐘電路的研究與設(shè)計.pdf
- 時鐘電路.dwg
- 基于有用時鐘偏差的SoC工作頻率優(yōu)化.pdf
- 51單片機的時鐘及復(fù)位設(shè)計
- SoC復(fù)位技術(shù)的研究及其RTL設(shè)計和驗證的自動化實現(xiàn).pdf
- 基于單片機系統(tǒng)的時鐘電路設(shè)計
- 無線控制時鐘電路的設(shè)計.pdf
- 單片機的復(fù)位電路
- 片上時鐘產(chǎn)生電路的研究.pdf
- SoC系統(tǒng)功耗管理的研究和開發(fā).pdf
- 基于SOC的HDB3編譯碼和幀同步電路.pdf
- 時鐘產(chǎn)生系統(tǒng)中的鎖相環(huán)電路設(shè)計.pdf
- 面向共享資源沖突的SoC并發(fā)時鐘調(diào)度管理.pdf
評論
0/150
提交評論