高性能時(shí)鐘分布與偏斜調(diào)整技術(shù)研究.pdf_第1頁
已閱讀1頁,還剩132頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文以降低時(shí)鐘偏斜,減小時(shí)鐘分布網(wǎng)絡(luò)功耗為出發(fā)點(diǎn),深入研究了時(shí)鐘分布網(wǎng)絡(luò)的時(shí)鐘偏斜調(diào)整技術(shù)和功耗優(yōu)化技術(shù),針對(duì)傳統(tǒng)時(shí)鐘系統(tǒng)存在的高復(fù)雜性、高功耗的問題,提出了基于相位對(duì)準(zhǔn)的多層次多模式時(shí)鐘分布策略,并在此基礎(chǔ)上對(duì)實(shí)現(xiàn)該時(shí)鐘分布策略的關(guān)鍵電路進(jìn)行了深入研究。該策略在避免傳統(tǒng)的基于延時(shí)平橫的時(shí)鐘分布網(wǎng)絡(luò)功耗高,占用面積大的問題的同時(shí),可以有效的實(shí)現(xiàn)對(duì)PVT等環(huán)境因素引起的動(dòng)態(tài)時(shí)鐘偏斜快速有效的調(diào)整。該策略在時(shí)鐘分布網(wǎng)絡(luò)的葉節(jié)點(diǎn)使用了類自定時(shí)

2、電路,從根本上消除了時(shí)鐘偏斜帶來的不良影響,并且有效的降低了時(shí)鐘網(wǎng)絡(luò)的功耗。本文的主要工作和創(chuàng)新包括以下幾個(gè)方面:
  1.本文深入研究了時(shí)鐘分布網(wǎng)絡(luò)對(duì)同步電路的本質(zhì)作用,針對(duì)傳統(tǒng)延遲平衡時(shí)鐘分布網(wǎng)絡(luò)存在的復(fù)雜度高、功耗大的問題,提出了一種多層次多模式策略設(shè)計(jì)時(shí)鐘分布網(wǎng)絡(luò),該策略可以有效提高時(shí)鐘分布網(wǎng)絡(luò)設(shè)計(jì)的靈活性,避免傳統(tǒng)設(shè)計(jì)方法全局時(shí)鐘延時(shí)平衡帶來的一系列問題,降低時(shí)鐘分布網(wǎng)絡(luò)的復(fù)雜度及功耗;實(shí)驗(yàn)?zāi)M結(jié)果表明:與傳統(tǒng)的平衡式時(shí)

3、鐘通路延時(shí)策略相比,本文提出的多層次多模式策略具有以下優(yōu)點(diǎn):對(duì)于高頻大規(guī)模數(shù)字IC芯片來說,無論是從時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)時(shí)間、硬件實(shí)現(xiàn)難易度,還是從芯片功耗、芯片面積的角度來比,本文提出的策略均優(yōu)于傳統(tǒng)的延時(shí)平衡時(shí)鐘分布策略,它使得時(shí)鐘網(wǎng)絡(luò)的設(shè)計(jì)用時(shí)大大縮短,同時(shí)極大的減少了時(shí)鐘緩沖的插入量,從而有效的減小時(shí)鐘網(wǎng)絡(luò)的面積開銷并顯著降低高頻VLSI系統(tǒng)的時(shí)鐘功耗。
  2.基于提出的多層次多模式策略時(shí)鐘分布網(wǎng)絡(luò),提出了支持該策略的分布式時(shí)鐘

4、相位檢測(cè)、集中式快速時(shí)鐘偏斜調(diào)整的調(diào)節(jié)模式,并設(shè)計(jì)實(shí)現(xiàn)了新型高精度低功耗時(shí)鐘偏斜補(bǔ)償電路Direct SMD-DLL。傳統(tǒng)的時(shí)鐘偏斜補(bǔ)償電路主要分為基于SMD和基于DLL的兩大類。DLL雖然調(diào)整精度高,但鎖定周期較長(zhǎng)、功耗較大;SMD則具有鎖定周期短、功耗小的優(yōu)點(diǎn)但其精度較差,且不能自適應(yīng)的調(diào)整由于PVT等環(huán)境因素造成的動(dòng)態(tài)時(shí)鐘偏斜,不能用于高性能微處理器為代表的高性能VLSI中。針對(duì)傳統(tǒng)時(shí)鐘偏斜調(diào)整電路的問題,本文提出了一種以Dire

5、ct SMD實(shí)現(xiàn)粗調(diào)、DLL實(shí)現(xiàn)細(xì)調(diào)的新型時(shí)鐘偏斜補(bǔ)償電路,并對(duì)它們進(jìn)行了電路設(shè)計(jì)和版圖實(shí)現(xiàn)。后仿真結(jié)果表明:與最近提出的一些時(shí)鐘補(bǔ)償電路相比,該新型補(bǔ)償電路無論在鎖定時(shí)間,還是在芯片面積和功耗等方面都明顯優(yōu)于對(duì)照電路;能很好地滿足快速大范圍和高精度靜態(tài)時(shí)鐘偏斜調(diào)整的要求。
  3.提出并設(shè)計(jì)實(shí)現(xiàn)了一種的新型低靜態(tài)誤差零死區(qū)的鑒相器,有效的滿足了高精度全局時(shí)鐘偏斜電路的需要,鑒相器是全局時(shí)鐘偏斜調(diào)整電路中的關(guān)鍵部件,其精度和靈敏度

6、高低決定了整個(gè)動(dòng)態(tài)時(shí)鐘偏斜調(diào)整電路的補(bǔ)償精度。針對(duì)傳統(tǒng)鑒相器存在精度、靈敏度與避免死區(qū)不能兼顧的問題,本文結(jié)合二進(jìn)制和線性鑒相器的優(yōu)點(diǎn),提出并設(shè)計(jì)實(shí)現(xiàn)了一種新型混合型零死區(qū)鑒相器。實(shí)驗(yàn)結(jié)果表明:其他常用鑒相器相比,本文提出的新型鑒相器既具有理想線性鑒相器鑒相精度高的優(yōu)點(diǎn),又具有二進(jìn)制鑒相器零死區(qū)的優(yōu)點(diǎn),從而在有效提高鑒相器精度的同時(shí)避免了鑒相死區(qū)。從而為實(shí)現(xiàn)高精度全局時(shí)鐘偏斜調(diào)整提供了有效的電路支持。
  4.提出了一種適用于區(qū)域

7、時(shí)鐘分布的快速時(shí)鐘偏斜調(diào)整策略并對(duì)其電路進(jìn)行了設(shè)計(jì)和實(shí)現(xiàn)。該電路從區(qū)域時(shí)鐘分布的特點(diǎn)出發(fā),實(shí)現(xiàn)了一種在參考時(shí)鐘作用下,以極低的電路成本實(shí)現(xiàn)了對(duì)時(shí)鐘偏斜的自動(dòng)校正。電路采用參考時(shí)鐘做基準(zhǔn),利用兩級(jí)上拉和下拉管分別對(duì)超前和滯后的時(shí)鐘進(jìn)行相位調(diào)整,電路結(jié)構(gòu)簡(jiǎn)潔,每一級(jí)調(diào)整電路僅需10個(gè)晶體管,通過恰當(dāng)?shù)脑O(shè)計(jì)各級(jí)調(diào)整晶體管的尺寸可以實(shí)現(xiàn)較高精度和極快速度的時(shí)鐘偏斜調(diào)整。電路仿真結(jié)果表明:該時(shí)鐘偏斜調(diào)整電路調(diào)整相位所用的時(shí)間相對(duì)原始的相位偏斜,幾

8、乎可以忽略不計(jì)。通過適當(dāng)選取各個(gè)晶體管的尺寸,該電路可以成功的調(diào)整高達(dá)時(shí)鐘周期50%的相位偏斜。而且通過蒙特卡羅分析可以得知,該電路即使在電源電壓波動(dòng)達(dá)20%時(shí)仍然工作正常。
  5.基于在本課題提出的多層次多模式時(shí)鐘分布策略,最后一個(gè)層次采用類似自定時(shí)電路的結(jié)構(gòu),較好的避免了時(shí)鐘偏斜的問題。消除了傳統(tǒng)時(shí)鐘分布網(wǎng)絡(luò)最后一級(jí)時(shí)鐘分布網(wǎng)絡(luò)帶來的大量功耗。本文提出并實(shí)現(xiàn)了一種類自定時(shí)時(shí)序邏輯,其定時(shí)信號(hào)由本地生成,避免了高速時(shí)鐘分布引起

9、的所有問題和開銷。由于同步系統(tǒng)中時(shí)鐘周期的長(zhǎng)短取決于流水線序列中最慢的路徑,而在自定時(shí)系統(tǒng)中每個(gè)流水站只要完成計(jì)算即可馬上向下一站傳送結(jié)果,因此該類自定時(shí)邏輯的等效時(shí)鐘周期等于各流水站的平均延時(shí)。相對(duì)于同步時(shí)序邏輯,類自定時(shí)邏輯可有效的發(fā)掘電路的潛力、改善系統(tǒng)性能。該自定時(shí)電路在功耗上相對(duì)同步電路也有明顯的優(yōu)勢(shì),首先自定時(shí)電路避免了時(shí)鐘分布網(wǎng)絡(luò)、時(shí)鐘緩沖、時(shí)鐘驅(qū)動(dòng)帶來的大量功耗。其次,由于定時(shí)信號(hào)只在需要時(shí)產(chǎn)生,實(shí)際是一種最細(xì)粒度的門控

10、時(shí)鐘,可以取得比同步系統(tǒng)中門控時(shí)鐘更優(yōu)越的降耗結(jié)果。電路的版圖后仿真結(jié)果表明:該自定時(shí)電路以極小的電路面積,有效的實(shí)現(xiàn)了自定時(shí)的目的。其建立時(shí)間非常短,幾乎接近于零,波形的上升沿陡峭,性能十分優(yōu)良。
  綜上所述,本文深入全面地研究了時(shí)鐘分布網(wǎng)絡(luò)的相關(guān)優(yōu)化與偏斜調(diào)整技術(shù),實(shí)現(xiàn)了全局、局部的高性能時(shí)鐘偏斜電路,提出并實(shí)現(xiàn)了基于類自定時(shí)電路的準(zhǔn)異步電路,較好的避免了時(shí)鐘分布末端的時(shí)鐘偏斜問題,并顯著降低了時(shí)鐘系統(tǒng)帶來的功耗。該研究關(guān)系

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論