版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、分類號——U D C密 級武多萎理歹大穿學(xué) 位 論 文題 目 ! ! 墨旦至:Q 塹堡星蕉里堇筮鮑熬室選鹽壟堇筮墜塹英文 U S B 2 .0p h y s i c a ll a y e r i n t e r f a c ec h i p題 目 垂i g i 魚! 亟曼墨i g 塾i 墜亟曼h 適Y 星照l i 堡型i Q 塾研究生姓名 鎏題指導(dǎo)教師姓名—j 業(yè)坌握._ —.職稱—j 韭墊查L 學(xué)位—j 受L4 3 0 0 7 0申請
2、學(xué)位級別 墨鱟亟± 學(xué)科專業(yè)名稱 塹堡墊i 堂論文提交日期 2 Q 至2 生量旦 論文答辯日期 壟Q 曼2 生墨月學(xué)位授予單位 盍墊堡墨盤堂學(xué)位授予日期答辯委員會主席 劉基 評閱人 劉塞 .墅趣寶2 0 1 2 年5 月摘 要隨著計算機技術(shù)的迅速發(fā)展,消費者對外部總線速度的要求越來越高,使得高速總線得到了廣泛的應(yīng)用。正是在這樣的大環(huán)境下,U S B 設(shè)備取得了快速發(fā)展。從最初的U S B l .0 版本發(fā)展到后來的U S B
3、2 .0 版本,數(shù)據(jù)傳輸速率越來越快。目前,U S B 2 .0 總線憑借其具有易用、高傳輸速率、接口可供電、可熱拔插、向下兼容U S B l .1 、功耗低等特點,成為個人電腦和手持設(shè)備與外設(shè)連接的互聯(lián)標準。U S BP H Y ( 物理層,P h y s i c a lL a y e r ) 作為U S B 2 .0 設(shè)備中不可缺少的一部分,具有較強的通用性,它既可以作為單獨的P H Y 芯片在整個U S B 系統(tǒng)中使用,又可以作為
4、I P 核,直接集成到大型的S O C 設(shè)計中去,因此其具有廣闊的市場前景和現(xiàn)實意義。本文主要是根據(jù)U T M I ( U S B 2 .0 T r a n s c e i v e rM a c r o c e l l I n t e r f a c e s ) 協(xié)議的要求,將U S B P H Y 進行了整體的結(jié)構(gòu)劃分和功能模塊的劃分,該結(jié)構(gòu)分為三大部分:模擬發(fā)送前端、鎖相環(huán)和數(shù)字控制電路。論文詳細闡述了數(shù)字控制電路中的寄存器配置模塊
5、、數(shù)據(jù)發(fā)送控制邏輯狀態(tài)機、反轉(zhuǎn)不歸零編碼模塊、比特填充器模塊、并行轉(zhuǎn)串行模塊的實現(xiàn)原理和方法。在完成設(shè)計并整合其他的模塊后,對整個U S B P H Y 模塊進行了嚴謹?shù)臄?shù)字邏輯仿真,并且針對仿真結(jié)果進行了分析。U S B P H Y 的設(shè)計在經(jīng)過中芯國際的5 5 r i m 的工藝流片之后,針對該芯片進行了詳細的芯片驗證,驗證分為三大部分:第一部分主要是針對芯片的信號完整性進行驗證,利用示波器和示波器自帶的U S B 一致性測試軟件,
6、對U S B P H Y 芯片進行了眼圖驗證,通過對比測試失敗眼圖和測試成功通過的眼圖,從而證明了本芯片可以通過信號完整性測試;第二部分是針對數(shù)字電路的基本接口控制信號時序驗證,通過示波器抓取信號的相位關(guān)系,從而進行時序的驗證;第三部分針對本設(shè)計內(nèi)部的數(shù)字邏輯電路進行驗證,在F P G A 開發(fā)板中集成了測試系統(tǒng),利用兩塊U S B P H Y 測試子板分別進行數(shù)據(jù)的接收和發(fā)送,通過測試系統(tǒng)中的自動比較模塊,進行收發(fā)數(shù)據(jù)的對比,以達到完
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- usb2.0中物理層接口的設(shè)計
- usb2.0收發(fā)器物理層芯片電路設(shè)計
- usb2.0加密接口芯片的設(shè)計及其fpga驗證
- usb2.0收發(fā)器接口芯片設(shè)計
- usb2.0接口芯片系統(tǒng)架構(gòu)設(shè)計與數(shù)字部分實現(xiàn)
- usb2.0接口控制芯片的固件設(shè)計與實現(xiàn)
- 符合usb2.0規(guī)范的串行通信接口芯片設(shè)計
- usb2.0設(shè)備控制器芯片的設(shè)計與驗證
- usb2.0控制器芯片物理層數(shù)據(jù)處理模塊的研究
- 基于優(yōu)盤應(yīng)用的usb2.0接口控制芯片的設(shè)計與實現(xiàn)
- usb2.0外圍控制芯片的設(shè)計及其應(yīng)用
- 基于fpga的usb2.0控制芯片設(shè)計與實現(xiàn)
- USB IP物理層接口驗證的研究與實現(xiàn).pdf
- 基于USB接口的數(shù)字攝像系統(tǒng)及USB接口芯片的設(shè)計.pdf
- 基于usb2.0接口的數(shù)字圖像通信模塊設(shè)計
- SATAⅡ加解密接口芯片的物理層設(shè)計與系統(tǒng)調(diào)試.pdf
- usb2.0物理層中時鐘發(fā)生器和時鐘恢復(fù)電路的設(shè)計
- usb2.0設(shè)備接口ip核的設(shè)計
- 基于usb2.0標準協(xié)議otg芯片的ip核開發(fā)
- usb2.0總線接口的設(shè)計與實現(xiàn)
評論
0/150
提交評論