版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、學(xué)生實驗報告 學(xué)生實驗報告系別 電子工程學(xué)院 課程名稱電子技術(shù)實驗班級 11 通信 1 班 實驗名稱 555姓名 鐘偉純 實驗時間 2012 年 11 月 27 日學(xué)號 201141302114 指導(dǎo)教師 張宗念報 告 內(nèi) 容一、實驗?zāi)康?一、實驗?zāi)康?、熟悉 555 型集成時基電路結(jié)構(gòu)、工作原理及其特點2、掌握 555 型集成時基電路的基本應(yīng)用二、實驗原理 二、實驗原理集成時基電路又稱為集成定時器或 555 電路,是一種數(shù)字、模擬混合
2、型的中規(guī)模集成電路,應(yīng)用十分廣泛。它是一種產(chǎn)生時間延遲和多種脈沖信號的電路,由于內(nèi)部電壓標準使用了三個 5K 電阻,故取名 555 電路。其電路類型有雙極型和 CMOS 型兩大類,二者的結(jié)構(gòu)與工作原理類似。幾乎所有的雙極型產(chǎn)品型號最后的三位數(shù)碼都是 555 或 556;所有的 CMOS 產(chǎn)品型號最后四位數(shù)碼都是 7555 或7556,二者的邏輯功能和引腳排列完全相同,易于互換。555 和 7555 是單定時器。556 和 7556 是雙
3、定時器。雙極型的電源電壓 VCC=+5V~+15V,輸出的最大電流可達 200mA,CMOS 型的電源電壓為+3~+18V。(a) (b)圖 1 555 定時器內(nèi)部框圖及引腳排列三、實驗設(shè)備與器件 三、實驗設(shè)備與器件1、 +5V 直流電源 2、 雙蹤示波器 3、 555×2 4、電阻、電容若干2、 多諧振蕩器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 555時序電路
- 時序電路實驗系統(tǒng)研究
- 第五章同步時序電路
- 基于fpga的ccd時序電路設(shè)計
- 抗輻射PWMDPS時序電路的研究.pdf
- 時序電路測試生成算法研究.pdf
- 時序邏輯電路本章要求理解時序電路的一般組成特點
- 紅外測距讀出電路中高速時序電路的設(shè)計.pdf
- 數(shù)字電子技術(shù)-06時序邏輯電路
- 時序電路專用測試系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于螞蟻算法的時序電路測試生成研究.pdf
- 同步時序電路中的重定時算法研究.pdf
- 數(shù)字電子電路虛擬演示系統(tǒng)設(shè)計--時序電路模塊【開題報告】
- 時序電路單粒子加固方法和技術(shù)研究.pdf
- 抗軟失效的新型時序電路單元設(shè)計大學(xué)論文
- (洗菜統(tǒng)計作業(yè)3時序)
- quartus 2時序約束fpga
- 異步時序電路中的亞穩(wěn)態(tài)設(shè)計與分析.pdf
- 《數(shù)字邏輯電路(a)》復(fù)習(xí)題第六章時序電路
- 時序電路的功能驗證方法和技術(shù)研究.pdf
評論
0/150
提交評論