版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、目前電子產(chǎn)品的性能不斷提高、復(fù)雜性不斷增大,導(dǎo)致了功耗的增加。設(shè)計(jì)出輕便耐用的便攜式產(chǎn)品必須采用低功耗技術(shù)。能量可回收電路從改換能量轉(zhuǎn)換的角度來獲得新型低功耗集成電路。其基本原理是采用交流電源直接供電集成電路的方法,通過回收節(jié)點(diǎn)電容的電荷,重復(fù)利用電路中的能量,從而實(shí)現(xiàn)低功耗設(shè)計(jì)。
本文的主要內(nèi)容包括以下幾個(gè)部分:
1、介紹了絕熱電路的低功耗理論基礎(chǔ)。在絕熱電路中,當(dāng)交流電源從峰值下降到0V時(shí),輸出節(jié)點(diǎn)也被置
2、為地,因此絕熱電路難以存儲高電平。本文提出了具有數(shù)據(jù)保持功能的觸發(fā)器,解決了交流電源在低電平時(shí)觸發(fā)器狀態(tài)無法保存的問題。采用CPAL(Complementary Pass-transistor Adiabatic Logic)設(shè)計(jì)出計(jì)數(shù)器電路,并采用功控觸發(fā)器對絕熱電路進(jìn)行了功控操作,進(jìn)一步降低了絕熱電路的能耗。通過SPICE模擬驗(yàn)證表明,與未功控的電路相比,采用了功控策略的電路能耗有明顯降低。
2、設(shè)計(jì)了四相CPAL結(jié)構(gòu)
3、10×10計(jì)數(shù)器、二相CPAL結(jié)構(gòu)十進(jìn)制計(jì)數(shù)器、接口電路以及輸入輸出緩沖電路的電路圖、版圖。為了研究絕熱電路在實(shí)際芯片中的工作情況,對所設(shè)計(jì)的絕熱時(shí)序電路采用新加坡特許半導(dǎo)體(CharteredSemiconductor)公司0.35μm工藝(簡稱chrt035)進(jìn)行流片試制。
3、對絕熱芯片進(jìn)行測試。搭建了測試系統(tǒng),完成測試PCB板的設(shè)計(jì),并使用FPGA對測試系統(tǒng)的工作狀態(tài)進(jìn)行控制。經(jīng)實(shí)片測試表明,所設(shè)計(jì)的絕熱電路具有正
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗能量回收電路設(shè)計(jì).pdf
- 基于fpga的ccd時(shí)序電路設(shè)計(jì)
- 低功耗混合邏輯電路設(shè)計(jì).pdf
- 雙邏輯低功耗運(yùn)算電路設(shè)計(jì).pdf
- 低功耗標(biāo)準(zhǔn)單元電路設(shè)計(jì).pdf
- 超低功耗異步電路設(shè)計(jì)研究.pdf
- 基于絕熱多米諾邏輯的多值時(shí)序電路研究.pdf
- 航天專用低功耗集成電路設(shè)計(jì).pdf
- 低功耗的張弛振蕩電路設(shè)計(jì).pdf
- 低功耗異步FFT電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- RF前端的低功耗RSSI電路設(shè)計(jì).pdf
- 低功耗MCML電路和電流型CMOS電路設(shè)計(jì)研究.pdf
- 低功耗鋰離子電池保護(hù)電路設(shè)計(jì).pdf
- 基于并聯(lián)取小時(shí)鐘結(jié)構(gòu)的ECL時(shí)序電路設(shè)計(jì)研究.pdf
- 555時(shí)序電路
- 555時(shí)序電路
- 基于多閾值技術(shù)的低功耗CMOS電路設(shè)計(jì).pdf
- 低功耗CMOS集成電路設(shè)計(jì)方法的研究.pdf
- 基于余數(shù)系統(tǒng)(RNS)的低功耗電路設(shè)計(jì).pdf
- 紅外測距讀出電路中高速時(shí)序電路的設(shè)計(jì).pdf
評論
0/150
提交評論