站內搜索 用時:33ms
  • 基于fpga的<em>乘法器</em>和除<em>法器</em>12

    基于fpga的<em>乘法器</em>和除<em>法器</em> 基于fpga的乘法器和除法器(12頁)

    任務書任務書1、十六位硬件乘法器電路2、八位硬件除法器電路摘要摘要設計一個16位硬件乘法器電路。要求2位十進制乘法,能用LED數(shù)碼管同時顯示乘數(shù)被乘數(shù)和積的值本設計利用QUARTUSII軟件為設計平臺通過移位相加的乘法原理即從被乘數(shù)的最低位開始,若為1,則乘數(shù)左移...

    下載價格:6 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-03-15 / 12人氣

  • 模擬<em>乘法器</em>概述6

    模擬<em>乘法器</em>概述 模擬乘法器概述(6頁)

    第船卷第4期1992年8月微電子學ICROELEER0IESVO】22NO4AUG,I9826一I弓模擬乘法器概述丁一●。’。。_‘、一機電部第24研究所重慶承川,6321671馬摘要對實現(xiàn)模瓤乘法運算的各種方法進行7概括介紹,并時這些方法的優(yōu)缺點進行T比較,然后對生產模缸乘法器的廠家及其代表...

    下載價格:6 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-03-12 / 6人氣

  • 快速<em>乘法器</em>的設計.pdf54

    快速<em>乘法器</em>的設計.pdf 快速乘法器的設計.pdf(54頁)

    隨著工藝水平的發(fā)展,集成電路設計向著速度更快,面積更小的方向穩(wěn)步發(fā)展著。處理器作為集成電路設計產品的代表,更是需要體現(xiàn)出這種發(fā)展趨勢。為了使整體性能有較好的表現(xiàn),各方面的優(yōu)化在處理器的各組成部件的設計中都應有所體現(xiàn)。乘法器是處理器中的一個重要組成...

    下載價格:5 賞幣 / 發(fā)布人: 生活的狗 / 發(fā)布時間:2024-03-10 / 6人氣

  • 模擬<em>乘法器</em>及其應用28

    模擬<em>乘法器</em>及其應用 模擬乘法器及其應用(28頁)

    ,第八章模擬乘法器及其應用,§1概述,模擬乘法器的工作象限一、二、四象限,,原理,對數(shù)反對數(shù)型晶體管可變跨導型,§2乘法器在模擬運算中的應用,一、乘積和乘方運算電路,平方運算電路立方運算電路,二除法運算電路,令KR2/R1則,VY0,保證運放工作于負反饋狀態(tài),顯然,VO是VI...

    下載價格:6 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-01-05 / 3人氣

  • 余數(shù)系統(tǒng)模加<em>法器</em>與模<em>乘法器</em>設計.pdf85

    余數(shù)系統(tǒng)模加<em>法器</em>與模<em>乘法器</em>設計.pdf 余數(shù)系統(tǒng)模加法器與模乘法器設計.pdf(85頁)

    由于普通二進制系統(tǒng)的有權性,不可避免的存在著隨位寬增加而增加的進位延遲。因此,乘加運算模塊的進位鏈往往制約了數(shù)字處理系統(tǒng)的速度;而在余數(shù)系統(tǒng)RESIDUENUMBERSYSTEM中,普通二進制系統(tǒng)中的計算表現(xiàn)為位寬大大減小的模運算,各個模運算分支之間具有天然的獨立、...

    下載價格:5 賞幣 / 發(fā)布人: 愛里 / 發(fā)布時間:2024-03-10 / 8人氣

  • 一種高性能<em>乘法器</em>的設計與研究——43位浮點<em>乘法器</em>的設計與研究.pdf74

    一種高性能<em>乘法器</em>的設計與研究——43位浮點<em>乘法器</em>的設計與研究.pdf 一種高性能乘法器的設計與研究——43位浮點乘法器的設計與研究.pdf(74頁)

    數(shù)字信號處理中需要頻繁進行大數(shù)據量的乘法運算。乘法器作為數(shù)字信號處理器的重要部件,它的速度直接決定了整個處理器的性能。而浮點乘法的使用頻率在浮點運算中占有相當大的比重。IEEE7541985浮點運算標準是被廣泛采用的標準。本文全定制設計了一個符合此標準的43位...

    下載價格:5 賞幣 / 發(fā)布人: 橘子汽水 / 發(fā)布時間:2024-03-11 / 9人氣

  • 16位可重構<em>乘法器</em>設計.pdf51

    16位可重構<em>乘法器</em>設計.pdf 16位可重構乘法器設計.pdf(51頁)

    隨著晶體管制造工藝尺寸的不斷縮小,閾值電壓的降低,導致靜態(tài)功耗成指數(shù)級增長,降低靜態(tài)功耗已經成為CMOS集成電路設計中越來越重要的目標。在嵌入式芯片中,由于芯片的應用領域是對音頻、視頻、圖像等信號加以處理,這使得乘法器往往處在芯片的關鍵路徑上,從而決...

    下載價格:5 賞幣 / 發(fā)布人: 歲月靜好 / 發(fā)布時間:2024-03-10 / 5人氣

  • 習題四位<em>乘法器</em>的設計15

    習題四位<em>乘法器</em>的設計 習題四位乘法器的設計(15頁)

    習題二、四位乘法器的設計習題二、四位乘法器的設計問題說明每個學生根據自己的對于乘法運算和乘法器設計的理解,進行乘法器電路的設計,并用FPGA實現(xiàn)之。僅要求能夠實現(xiàn)四位BIT的乘法運算,其他不作約束,根據自己的理解和興趣,自由定義。設計實驗要求1各自自行定...

    下載價格:6 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-03-12 / 10人氣

  • 基于fpga的<em>乘法器</em>設計16

    基于fpga的<em>乘法器</em>設計 基于fpga的乘法器設計(16頁)

    點擊查看更多“基于fpga的乘法器設計”精彩內容。

    下載價格:6 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-03-02 / 65人氣

  • 原碼一位<em>乘法器</em>設計20

    原碼一位<em>乘法器</em>設計 原碼一位乘法器設計(20頁)

    點擊查看更多“原碼一位乘法器設計”精彩內容。

    下載價格:6 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-03-02 / 2人氣

  • 有限域<em>乘法器</em>的設計實現(xiàn)與優(yōu)化.pdf75

    有限域<em>乘法器</em>的設計實現(xiàn)與優(yōu)化.pdf 有限域乘法器的設計實現(xiàn)與優(yōu)化.pdf(75頁)

    本論文研究的主要內容是有限域算術、橢圓曲線加密算法和有限域乘法器。橢圓曲線加密算法是目前提供了最短的密鑰長度和最優(yōu)的每比特加密強度的公鑰加密算法。而橢圓曲線加密算法的性能取決于有限域運算的速度,有限域乘法運算又是有限域運算中其他運算的基礎。這使得...

    下載價格:5 賞幣 / 發(fā)布人: 你的臉龐 / 發(fā)布時間:2024-03-13 / 4人氣

  • 浮點32位并行<em>乘法器</em>設計與研究.pdf61

    浮點32位并行<em>乘法器</em>設計與研究.pdf 浮點32位并行乘法器設計與研究.pdf(61頁)

    隨著VLSI技術的發(fā)展,作為CPU與DSP中數(shù)據路徑上的關鍵部件之一的乘法器,也從過去由軟件完成逐漸演變成為一個重要的硬件部件。本文對32位定浮合并乘法器進行了研究。首先介紹了最常用的浮點格式IEEE754格式,其中包括格式、類型與舍入處理以及單精度型與擴展單精度型...

    下載價格:5 賞幣 / 發(fā)布人: 努力抓住你 / 發(fā)布時間:2024-03-11 / 23人氣

  • fpga<em>乘法器</em>畢業(yè)設計開題報告8
  • 直接補碼陣列<em>乘法器</em>的設計原理7
  • 8位<em>乘法器</em>畢業(yè)設計22
  • 5 模擬<em>乘法器</em>混頻電路0

    5 模擬<em>乘法器</em>混頻電路 5 模擬乘法器混頻電路(0頁)

    點擊查看更多“5 模擬乘法器混頻電路”精彩內容。

    下載價格:13 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-01-05 / 24人氣

  • 素域上<em>乘法器</em>的FPGA設計與實現(xiàn).pdf83

    素域上<em>乘法器</em>的FPGA設計與實現(xiàn).pdf 素域上乘法器的FPGA設計與實現(xiàn).pdf(83頁)

    隨著互聯(lián)網的迅速普及,信息安全問題日益突出。密碼技術是保障信息安全的核心技術。公鑰密碼尤其是橢圓曲線密碼ECC得到了廣泛應用,ECC所涉及的有限域算術成為研究熱點。其中,乘法運算是最耗時、最關鍵的運算。研究、設計并實現(xiàn)高效的乘法器對ECC的有效實現(xiàn)意義重大...

    下載價格:5 賞幣 / 發(fā)布人: 拜為上卿 / 發(fā)布時間:2024-03-09 / 6人氣

  • 10位的移位相加<em>乘法器</em>仿真10

    10位的移位相加<em>乘法器</em>仿真 10位的移位相加乘法器仿真(10頁)

    玉林師范學院本科生課程設計論文基于10位的移位相加乘法器的設計院系電子與通信工程學院專業(yè)通信工程學生班級通信111班姓名學號201108402132指導教師單位電子與通信工程學院指導教師姓名陳宇寧2014年6月22日SHIFTA模塊源代碼MODULESHIFTARLECLKQINPUT90RINPUTLECLKOU...

    下載價格:6 賞幣 / 發(fā)布人: 畢業(yè)設計 / 發(fā)布時間:2024-03-07 / 4人氣

  • 32bits高速CMOS浮點<em>乘法器</em>設計.pdf103

    32bits高速CMOS浮點<em>乘法器</em>設計.pdf 32bits高速CMOS浮點乘法器設計.pdf(103頁)

    乘法運算在數(shù)字信號處理DSP系統(tǒng)中占有重要地位乘法運算速度在很大程度上決定了數(shù)字信號處理系統(tǒng)的數(shù)據吞吐率人們提出了很多先進的乘法算法和乘法器結構以改善乘法器的性能由于應用廣泛符合IEEE7541985浮點運算標準的浮點乘法器設計倍受重視該文從算法入手通過自頂向...

    下載價格:5 賞幣 / 發(fā)布人: 不夜游民 / 發(fā)布時間:2024-03-10 / 4人氣

  • 高性能并行<em>乘法器</em>半定制設計方法研究.pdf77

    高性能并行<em>乘法器</em>半定制設計方法研究.pdf 高性能并行乘法器半定制設計方法研究.pdf(77頁)

    乘法器是微處理器中的重要部件它的設計與實現(xiàn)直接影響著整個數(shù)字系統(tǒng)的性能因此高性能乘法器的設計仍然被關注。另一方面激烈的市場競爭加速了產品的上市進程從而要求設計者盡量縮短設計時間。為了兼顧乘法器的性能和設計時間通常使用基于標準單元庫的半定制設計方法...

    下載價格:5 賞幣 / 發(fā)布人: 三尺神明 / 發(fā)布時間:2024-03-09 / 3人氣

關于我們 - 網站聲明 - 網站地圖 - 資源地圖 - 友情鏈接 - 網站客服客服 - 聯(lián)系我們

機械圖紙源碼,實習報告等文檔下載

備案號:浙ICP備20018660號