七通道北斗自適應(yīng)抗干擾算法與FPGA實現(xiàn)研究.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著北斗導(dǎo)航系統(tǒng)的迅速發(fā)展,以北斗系統(tǒng)為核心的北斗產(chǎn)業(yè)也正在蓬勃發(fā)展之中,基礎(chǔ)產(chǎn)品、北斗終端、運維等產(chǎn)業(yè)體系已經(jīng)逐步形成。衛(wèi)星信號屬于弱信號,其到達地面的信號強度約-130dBm,且沒有附加的防護措施,極易受到外界各種形式的干擾而導(dǎo)致導(dǎo)航定位功能失效。干擾的形式、距離、方位和功率等信息的不確定導(dǎo)致對衛(wèi)星信號的防護極為困難。因此抗干擾水平日益成為衡量導(dǎo)航系統(tǒng)優(yōu)劣的重要指標。針對北斗導(dǎo)航系統(tǒng)容易受到干擾而導(dǎo)致無法正常工作的弱點,我國在北斗抗

2、干擾領(lǐng)域投入了大量人力物力,致力于抗干擾研究。本項目探討了一種基于北斗導(dǎo)航系統(tǒng)的七通道干擾抑制算法,并在FPGA上驗證該算法。
  首先,本文對典型自適應(yīng)干擾抑制算法進行簡略介紹。給出干擾抑制方法的基本分類,有空域濾波、時域濾波及空時結(jié)合抗干擾濾波等。隨后講述了自適應(yīng)波束形成方法,該算法能夠在抑制干擾的同時增強有用信號。最后,詳細描述了幾種自適應(yīng)濾波算法,如遞歸最小二乘算法和最小均方誤差算法等。
  其次,在基本自適應(yīng)抗干擾

3、算法的基礎(chǔ)上,討論了基于功率倒置算法的七陣元空時抗干擾的迭代實現(xiàn),主要采用LMS算法或RLS算法來完成迭代過程。為了使抗干擾算法能夠在硬件平臺上高速實時地進行抗干擾處理,利用DLMS算法來實現(xiàn)空時抗干擾。本文討論了DLMS算法的改進,即利用重定時技術(shù)對空時功率倒置結(jié)構(gòu)的DLMS算法進行改進,得到三種改進結(jié)構(gòu),即TF-RDLMS、DF-RDLMS和TDF-RDLMS。本文利用MTLAB工具仿真了上述研究算法,分析了各個算法的性能及硬件實現(xiàn)

4、的可行性。
  然后,本文在FPGA硬件平臺上對七通道北斗抗干擾算法進行了實現(xiàn),介紹了基于FPGA的硬件系統(tǒng)硬件平臺設(shè)計,包括ADC、FPGA、DAC等。隨后描述了七陣元自適應(yīng)抗干擾算法的FPGA實現(xiàn),包括數(shù)據(jù)的采集同步、對采樣數(shù)據(jù)的濾波及希爾伯特變換處理、TF-RDLMS算法實現(xiàn)和數(shù)據(jù)內(nèi)插處理。在FPGA上實現(xiàn)了干擾的抑制。
  最后,對七通道自適應(yīng)抗干擾系統(tǒng)進行了實驗測試,對測試系統(tǒng)進行了搭建,確定了測試方法和測試標準。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論