版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、信道編碼技術(shù)在各種通信系統(tǒng)中得到了廣泛的應(yīng)用,LDPC碼以其獨特的誤碼性能和編譯碼實現(xiàn)簡單的優(yōu)勢得到了更多的青睞。LDPC碼的糾錯能力極強,能夠逼近香農(nóng)限,編碼增益很高,尤其適用復(fù)雜的信道條件和遠(yuǎn)距離通信,可以降低信號的發(fā)射功率,具有很高的經(jīng)濟價值,因此本課題選擇LDPC碼進(jìn)行研究,并對其進(jìn)行硬件的實現(xiàn),闡述了基于歐式幾何構(gòu)造LDPC碼校驗矩陣的步驟和過程,并對該類碼的EG-1023碼編解碼進(jìn)行了FPGA實現(xiàn),該譯碼架構(gòu)適合所有可分層的
2、EG-LDPC碼,對碼長碼率并沒有限制。
本文首先闡明了基于歐式幾何的理論構(gòu)造 EG-LDPC校驗矩陣的過程。研究了歐式幾何與關(guān)聯(lián)向量的關(guān)系,通過關(guān)聯(lián)向量構(gòu)造了EG-LDPC碼的校驗矩陣。研究表明,在不同的歐式幾何參數(shù)下,可以構(gòu)造出各種不同碼長的LDPC碼,可以根據(jù)不同的系統(tǒng)要求,選擇合適的EG-LDPC碼,具有較強的適應(yīng)性。
其次系統(tǒng)的分析了LDPC碼的各種編譯碼算法,比較了算法實現(xiàn)起來的復(fù)雜程度,找到了一種針對E
3、G-1023 LDPC碼的基于生成多項式的編碼方案,具有線性時間編碼的特點,非常適合 FPGA的實現(xiàn)。對于譯碼,仿真并得到了EG-1023碼在不同譯碼算法下的誤碼性能曲線,發(fā)現(xiàn)基于Turbo碼消息傳遞方案的譯碼收斂速度快,誤碼性能好,定點仿真的增益損失小,最后確定了用該方法來實現(xiàn)硬件的譯碼。
最后基于Virtex-V的FPGA平臺運用Verilog語言對編碼器和譯碼器進(jìn)行硬件實現(xiàn),通過仿真和實際測試,驗證了編碼器的編解碼結(jié)果正
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于OFDM系統(tǒng)的LDPC編解碼研究.pdf
- 802.11n系統(tǒng)ldpc編解碼的實現(xiàn)研究
- 基于FPGA的LDPC編解碼技術(shù)研究.pdf
- 10G BASE-T LDPC編解碼硬件實現(xiàn)及軟件驗證.pdf
- 基于ieee802.16e的ldpc碼編解碼技術(shù)研究與實現(xiàn)
- 高效LDPC碼編解碼技術(shù)研究.pdf
- RS碼、LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- DMB-TH系統(tǒng)中LDPC碼的編解碼算法研究與實現(xiàn).pdf
- RS碼與LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- 基于FPGA的視頻編解碼系統(tǒng)實現(xiàn).pdf
- 基于DSP的圖像編解碼系統(tǒng)實現(xiàn).pdf
- 基于FPGA信道編解碼算法的實現(xiàn).pdf
- OCDMA系統(tǒng)地址碼碼字結(jié)構(gòu)及其編解碼技術(shù)研究.pdf
- LDPC碼解碼技術(shù)研究及實現(xiàn).pdf
- 基于ieee802.16e標(biāo)準(zhǔn)的ldpc碼的編解碼器設(shè)計與實現(xiàn)
- 基于h.264的視頻編解碼及dsp實現(xiàn)
- 碼率兼容的QC-LDPC編解碼器硬件設(shè)計與實現(xiàn).pdf
- RS編解碼的FPGA實現(xiàn).pdf
- 基于h.264編解碼dsp的實現(xiàn)
- MPEG音頻編解碼算法改進(jìn)及硬件實現(xiàn).pdf
評論
0/150
提交評論