基于FPGA的多波形信號源研究與仿真.pdf_第1頁
已閱讀1頁,還剩62頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著信號發(fā)生器在眾多領(lǐng)域的廣泛應(yīng)用,人們對信號發(fā)生器提出了越來越高的要求。由于傳統(tǒng)信號發(fā)生器的缺點,使得直接數(shù)字頻率合成技術(shù)(DDS)應(yīng)運而生。憑借其自身眾多優(yōu)點,DDS在數(shù)字通信系統(tǒng)中得到了廣泛應(yīng)用。作為良好的開發(fā)環(huán)境,現(xiàn)場可編程門陣列(FPGA)器件具有工作速度快、集成度高、可靠性強和現(xiàn)場可編程等優(yōu)點,由此設(shè)計出來的DDS系統(tǒng)穩(wěn)定,能滿足絕大多數(shù)通信系統(tǒng)的使用要求。
  DDS與傳統(tǒng)的信號源相比雖然有很多優(yōu)點,但是其最大的缺點

2、是輸出波形有雜散,由此導(dǎo)致輸出的信號出現(xiàn)誤差。于是,研究信號源產(chǎn)生雜散的根本原因以及減小雜散的方法成為本課題研究的主要內(nèi)容。
  本文首先介紹的是DDS信號源部分。通過介紹DDS原理,仿真實現(xiàn)了多種波形的輸出,并且通過改變頻率控制字仿真得到同一波形不同頻率的輸出。其次,本文介紹了減小雜散的方法。通過重點分析相位截斷帶來的雜散,模擬了不同位數(shù)的截斷造成雜散的頻譜圖。針對這些相位截斷的雜散,本文通過加入抖動破壞誤差序列的周期性,以及改

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論