版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、頻率合成器是電子系統(tǒng)的核心設(shè)備之一,已經(jīng)廣泛的應(yīng)用在通信、自動(dòng)測量、自動(dòng)控制、計(jì)算機(jī)控制和遙感測量等眾多領(lǐng)域。隨著電子技術(shù)的高速發(fā)展,對于頻率合成技術(shù)的要求也在不斷提高,本設(shè)計(jì)就針對現(xiàn)有頻率合成器分辨率不夠高、轉(zhuǎn)換時(shí)間較長及相位噪聲大等缺點(diǎn),提出一種基于 D DS和數(shù)字鎖相環(huán)的頻率合成器,該頻率合成器分辨率高、可輸出較高頻段的頻率。
論文的主要工作概況如下:
(1)從頻率合成技術(shù)的背景出發(fā),認(rèn)真分析了鎖相環(huán)(PLL)
2、和直接數(shù)字合成(DDS)技術(shù)的基本原理,并分別對DDS和PLL技術(shù)進(jìn)行了優(yōu)缺點(diǎn)的對比,根據(jù)給出的一些具體指標(biāo),最終確立了本次設(shè)計(jì)的具體方案。
(2)采用DDS激勵(lì)全數(shù)字鎖相環(huán)(ADPLL)運(yùn)用多環(huán)路合成技術(shù)的設(shè)計(jì)方案,該方法是在DDS直接激勵(lì)PLL的基礎(chǔ)上做的一種改進(jìn),其特點(diǎn)是很好的結(jié)合DDS和PLL兩者的優(yōu)越性,設(shè)計(jì)完成一種新型的頻率合成器。
(3)本設(shè)計(jì)中DDS模塊由AT89C51單片機(jī)和高性能的AD9851芯片
3、組成。由于全數(shù)字的鎖相環(huán)在集成化和數(shù)字化有獨(dú)特的優(yōu)勢,所以用ADPLL代替?zhèn)鹘y(tǒng)的PLL,并用FPGA開發(fā)板來具體實(shí)現(xiàn)ADPLL的功能。
(4)本文從設(shè)計(jì)方案入手,通過具體的編程和實(shí)際電路設(shè)計(jì),詳細(xì)的介紹了每一個(gè)模塊的功能,最終完成整個(gè)系統(tǒng)的設(shè)計(jì)和性能測試。
本文提出的雙鎖相環(huán)路的方案比傳統(tǒng)的DDS直接激勵(lì)P L L的方案多出了一個(gè)環(huán)路,能夠充分利用直接數(shù)字合成的高分辨率和鎖相環(huán)的高頻率輸出的優(yōu)點(diǎn),具有良好的應(yīng)用前景。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于鎖相環(huán)直接數(shù)字頻率合成器DDS研究.pdf
- 基于鎖相環(huán)的頻率合成器設(shè)計(jì).pdf
- cd鎖相環(huán)頻率合成器設(shè)計(jì)
- 鎖相環(huán)英文文獻(xiàn)翻譯--高速數(shù)字混合鎖相環(huán)頻率合成器
- 鎖相環(huán)頻率合成器研究與設(shè)計(jì).pdf
- 基于鎖相環(huán)的數(shù)字式頻率合成器研究與設(shè)計(jì).pdf
- 基于CMOS工藝的鎖相環(huán)頻率合成器設(shè)計(jì).pdf
- 多頻段鎖相環(huán)頻率合成器設(shè)計(jì).pdf
- 鎖相環(huán)的頻率合成器課程設(shè)計(jì)
- 鎖相環(huán)頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 鎖相環(huán)頻率合成器系統(tǒng)級(jí)設(shè)計(jì)研究.pdf
- 分?jǐn)?shù)分頻鎖相環(huán)頻率合成器的研究.pdf
- Σ—Δ分?jǐn)?shù)分頻鎖相環(huán)頻率合成器的研究.pdf
- 鎖相環(huán)頻率合成器建模、設(shè)計(jì)與實(shí)現(xiàn).pdf
- 射頻鎖相環(huán)頻率合成器的分析與設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)頻率合成器的設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)頻率合成器的實(shí)現(xiàn).pdf
- 超高頻RFID鎖相環(huán)頻率合成器研究.pdf
- 基于FPGA的數(shù)字鎖相環(huán)與直接數(shù)字頻率合成器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 300MHz集成鎖相環(huán)頻率合成器的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論