2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩87頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、雷達在現(xiàn)代軍用、民用的多個領(lǐng)域內(nèi)起著主導作用,其中雷達信號處理的性能也起著比較關(guān)鍵的作用。隨著雷達信號處理和超大規(guī)模集成電路的不斷發(fā)展,為了適應多種工作環(huán)境和多種工作模式,為了能夠處理更大動態(tài)范圍內(nèi)的數(shù)據(jù),并提高數(shù)據(jù)處理精度,雷達數(shù)字信號處理中的數(shù)據(jù)處理不再單純的采用定點數(shù)據(jù),而逐漸向浮點數(shù)據(jù)處理方向發(fā)展,但是浮點數(shù)據(jù)處理的硬件資源消耗比較大,在這種情況下,為了在一定程度上提高數(shù)據(jù)處理的動態(tài)范圍,塊浮點數(shù)據(jù)成為了平衡動態(tài)范圍和硬件面積的

2、一種折中選擇。雷達信號處理中的脈沖壓縮技術(shù)解決了雷達發(fā)射信號功率與雷達距離分辨率之間的矛盾,因此得到了廣泛的應用。本文主要研究脈沖壓縮的硬件實現(xiàn)。
  本文使用塊浮點數(shù)據(jù)格式,對雷達信號處理中的脈沖壓縮系統(tǒng)及其關(guān)鍵的快速傅里葉變換和逆變換(FFT/IFFT)的ASIC實現(xiàn)進行了設(shè)計和優(yōu)化。首先,介紹了雷達信號處理中的脈沖壓縮、FFT/IFFT的原理和塊浮點數(shù)據(jù)的硬件實現(xiàn)形式;然后結(jié)合FFT/IFFT的硬件實現(xiàn)原理,設(shè)計了適用于塊浮

3、點數(shù)據(jù)處理的輸入輸出數(shù)據(jù)類型可配置,F(xiàn)FT/IFFT運算的點數(shù)可調(diào)整的FFT/IFFT IP核,并重點研究了減小硬件面積的數(shù)據(jù)存儲規(guī)律和塊浮點數(shù)據(jù)的處理過程,采用了內(nèi)部數(shù)據(jù)倍頻處理的方式,使得系統(tǒng)的利用率提高并減小硬件面積。結(jié)合本設(shè)計的FFT/IFFT IP核,進行了輸入輸出數(shù)據(jù)類型可配置,處理數(shù)據(jù)長度可配置的塊浮點脈沖壓縮系統(tǒng)的規(guī)劃,并設(shè)計了一種脈沖壓縮的處理方法,研究了其存儲規(guī)律及其四路匹配相乘規(guī)律,從而減小了脈沖壓縮處理的延時,最

4、終完成了四路可配置的塊浮點脈沖壓縮處理單元的RTL設(shè)計。使用Matlab和Modelsim對設(shè)計的RTL級的四路脈沖壓縮塊浮點處理器進行了功能驗證;分析了FFT/IFFT單元的數(shù)據(jù)處理相對誤差在10-6數(shù)量級、信噪比在200dB左右;同時對本設(shè)計的四通路脈沖壓縮系統(tǒng)的處理延時進行了分析;使用FPGA對其進行驗證;在SMIC0.13μm工藝環(huán)境下,使用Design Compiler?進行邏輯綜合,該脈壓處理器的內(nèi)部工作頻率為200MHz,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論