邊界掃描技術研究及ARMJTAG調(diào)試器的設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩85頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、ARM處理器在現(xiàn)代的嵌入式電子產(chǎn)品中廣泛應用,特別在通信、工業(yè)控制、自動化等行業(yè)更是應用廣泛,目前ARM處理已經(jīng)成為嵌入式電子產(chǎn)品中使用做多的處理器。ARM JTAG仿真器作為ARM系統(tǒng)開發(fā)工具鏈的重要組成部分之一,對軟硬件開發(fā)和調(diào)試的效率、最終交付系統(tǒng)的穩(wěn)定性和健壯性、降低系統(tǒng)開發(fā)難度等方面都產(chǎn)生重要影響。
  目前,JTAG仿真器已經(jīng)應用于ARM系統(tǒng)的軟硬件研發(fā)工作之中,但高性能的JTAG調(diào)試器基本都由國外公司研發(fā),因此價格昂

2、貴,難以在一般開發(fā)者和小微企業(yè)普及;而國內(nèi)低價的JTAG調(diào)試器由于技術方案等問題往往性能較差且不夠穩(wěn)定,不支持一些高級調(diào)試功能(如高速下載、硬件斷點、數(shù)據(jù)斷點、FLASH編程等),無法滿足大規(guī)模軟件開發(fā)調(diào)試的需求。
  本論文正是針對上述問題,在深入分析TAP控制器、ARM EmbeddedICE等技術的基礎上,對GDB調(diào)試技術、RSP協(xié)議、μC/OS-II和LwIP等關鍵技術進行較深入的研究和試驗,設計采用AT91SAM9260

3、處理器芯片的ARM JTAG仿真器,全面支持 ARM7和 ARM9系列內(nèi)核的調(diào)試、支持 JTAG時鐘速率可編程,具有10/100M自適應網(wǎng)絡、USB等通信接口。本研究課題主要內(nèi)容包括:
  1.研究ARM JTAG調(diào)試原理,在對TAP控制器、EmbeddedICE邏輯、邊界掃描鏈進行分析的基礎之上,確定ARM JTAG仿真器的設計思路、方案以及基本實現(xiàn)方法。
  2.在ARM JTAG調(diào)試原理的分析基礎之上,提出ARM JT

4、AG的設計需求和規(guī)格單,并基于此提出以AT91SAM9260為處理器的硬件架構的JTAG仿真器硬件設計方案,該方案支持10/100M自適應以太網(wǎng)、RS232串口、USB等通信接口,支持寬輸入電壓范圍;針對被調(diào)試目標處理可能存在多種電壓的實際情況,設計了具有目標處理器電壓自適應能力的JTAG接口;在給出設計方案的同時,針對關鍵部分的電路設計給出詳細的設計原理圖和器件選型依據(jù)和設計原理分析。
  3.按照課題的設計需求和規(guī)格要求,設計

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論