2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩84頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、雷達回波信號模擬是一種利用信號發(fā)生器來模擬產(chǎn)生雷達回波的技術(shù),在現(xiàn)代雷達系統(tǒng)設(shè)計、測試和維護過程中應(yīng)用廣泛。對于不同用途的雷達,例如探索警戒雷達用于發(fā)現(xiàn)敵對飛機,制導(dǎo)雷達用于控制導(dǎo)彈攻擊敵方目標(biāo),空間目標(biāo)探測雷達用于太空目標(biāo)探測,超遠距預(yù)警雷達用于發(fā)現(xiàn)戰(zhàn)略轟炸機和洲際導(dǎo)彈等,不同的雷達就有不同模式的雷達回波模擬。本文以研制一種通用的地基雷達回波信號模擬器為課題,展開了關(guān)于雷達回波組成信號的建模與硬件實現(xiàn)的研究和討論。全文的主要內(nèi)容以及完

2、成的工作如下:
  1、討論了雷達基本原理和回波組成信號的相關(guān)理論。對點目標(biāo)的相干視頻多普勒回波、雷達雜波,欺騙干擾信號以及雷達內(nèi)部噪聲進行了數(shù)學(xué)建模,并且對相關(guān)信號進行了Matlab仿真。
  2、采用軟硬件結(jié)合的方式設(shè)計了整體雷達回波模擬系統(tǒng),給出了基于FPGA開發(fā)平臺設(shè)計的系統(tǒng)的硬件框架,并從系統(tǒng)耗時和存儲容量等方面研究了方案的可行性,并在此基礎(chǔ)上進行了器件選型。
  3、成功測試了硬件系統(tǒng)需要用到的對外接口,包

3、括以太網(wǎng)數(shù)據(jù)傳輸,DDR2內(nèi)存存儲和Z-DOK+高速并行傳輸接口。運用Xilinx ISE工具,采用VerilogHDL實現(xiàn)了通用地基雷達回波模擬器,并編寫了基于圖形界面的上位機配置軟件。
  4、以Modelsim仿真,ChipScope采樣和DA模擬輸出示波器采樣等多種方式展示了雷達回波模擬器模擬的結(jié)果,包括目標(biāo)回波,雜波,干擾和噪聲信號,并且分析了回波模擬器結(jié)果的數(shù)據(jù)誤差。結(jié)果表明本文設(shè)計的通用地基雷達回波模擬器能夠準(zhǔn)確模擬

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論