版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、低電壓是微處理器低功耗設(shè)計(jì)最有效的方法之一。工藝參數(shù)波動對電路延時(shí)的影響隨著電壓的降低而增大,同步電路需要保留額外的時(shí)序余量來保證其功能正確,由此導(dǎo)致的性能下降成為低電壓設(shè)計(jì)的瓶頸。異步電路通過握手保證時(shí)序的正確性,雖然面積開銷較大,但可以自適應(yīng)工藝參數(shù)波動帶來的影響,在低電壓下具有高性能低功耗的特點(diǎn),適合應(yīng)用于低電壓微處理器設(shè)計(jì)。
本文使用定制NCL(Null Convension Logic)單元與雙軌數(shù)據(jù)編碼設(shè)計(jì)了基于S
2、MIC40nm的低功耗異步80C51微處理器。首先根據(jù)異步電路的結(jié)構(gòu),建立異步電路的延時(shí)和功耗模型,論證了異步電路低電壓下相對同步電路性能和功耗上的優(yōu)勢。通過不同類型的異步電路模型對比,確定了采用NCL邏輯異步電路的技術(shù)路線。其次,異步80C51微處理器設(shè)計(jì)使用了全新的精簡三級流水架構(gòu),簡化了流水線結(jié)構(gòu),增加了組合邏輯的級數(shù),降低了局部工藝參數(shù)波動對延時(shí)的影響,并降低了功耗。在寄存器堆設(shè)計(jì)中,通過對寄存器堆中相同功能的寄存器進(jìn)行合并,降
3、低了寄存器堆的功耗。采用分支電路優(yōu)化的方法,對微處理器中電路中的冗余反饋邏輯進(jìn)行了精簡,降低了分支電路中寄存器的功耗。運(yùn)算單元采用了Wave front steering技術(shù)優(yōu)化了組合邏輯,提高了微處理器的能效。最后使用靜態(tài)邏輯設(shè)計(jì)了NCL單元庫,優(yōu)化了單元尺寸,并基于UNCLE工具完成異步80C51微處理器的綜合。
搭建了異步電路仿真驗(yàn)證平臺,以同步80C51為參照,對異步80C51的性能和功耗進(jìn)行了對比。在0.6V工作電壓
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- vliw密碼微處理器低功耗設(shè)計(jì)
- 16位低功耗微處理器的設(shè)計(jì).pdf
- 低功耗微處理器監(jiān)控芯片的設(shè)計(jì).pdf
- 基于微處理器應(yīng)用的低功耗存儲器設(shè)計(jì).pdf
- 面向多核微處理器的低功耗設(shè)計(jì)及優(yōu)化.pdf
- 32位MIPS微處理器低功耗物理設(shè)計(jì)的研究.pdf
- 低功耗嵌入式微處理器的VLSI設(shè)計(jì)研究.pdf
- 64位RISC微處理器的低功耗設(shè)計(jì)和后端設(shè)計(jì).pdf
- 嵌入式微處理器的低功耗實(shí)現(xiàn)研究.pdf
- 32位微處理器的低功耗片上存儲系統(tǒng)設(shè)計(jì).pdf
- 基于SEP6200微處理器的系統(tǒng)級低功耗設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于異步語言Balsa的異步微處理器設(shè)計(jì)研究.pdf
- 基于SEP6010微處理器的無線傳感器網(wǎng)絡(luò)低功耗節(jié)點(diǎn)設(shè)計(jì).pdf
- 基帶處理器芯片的低功耗設(shè)計(jì)實(shí)現(xiàn).pdf
- 低功耗嵌入式處理器設(shè)計(jì)研究.pdf
- 基于微處理器應(yīng)用的低功耗高性能高速緩沖存儲器(Cache)設(shè)計(jì).pdf
- 低功耗橢圓曲線密碼協(xié)處理器.pdf
- 基于RISC處理器的低功耗設(shè)計(jì)與研究.pdf
- 80c51單片機(jī)時(shí)鐘電路設(shè)計(jì)
- 通用高性能微處理器的低功耗片上存儲系統(tǒng)研究.pdf
評論
0/150
提交評論