版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、基于FPGA的網(wǎng)絡(luò)信息處理正成為近年來(lái)高性能網(wǎng)絡(luò)設(shè)備開(kāi)發(fā)領(lǐng)域的研究熱點(diǎn)之一。本文從分析常見(jiàn)的網(wǎng)絡(luò)開(kāi)發(fā)平臺(tái)架構(gòu)入手,結(jié)合FPGA技術(shù),實(shí)現(xiàn)了一款基于大容量FPGA的網(wǎng)絡(luò)開(kāi)發(fā)硬件平臺(tái),提出了平臺(tái)及其軟件設(shè)計(jì)方案,實(shí)現(xiàn)了原理圖設(shè)計(jì)和PCB設(shè)計(jì),完成了Linux系統(tǒng)下基于PCI的網(wǎng)絡(luò)設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)。具體研究工作如下:
分析了現(xiàn)有的網(wǎng)絡(luò)開(kāi)發(fā)平臺(tái)架構(gòu):X86架構(gòu)、ASIC架構(gòu)、NP架構(gòu)、FPGA架構(gòu),探討了各類架構(gòu)的實(shí)現(xiàn)機(jī)制、原理及
2、其優(yōu)缺點(diǎn)。簡(jiǎn)要介紹了本平臺(tái)支持的網(wǎng)絡(luò)信息處理功能及應(yīng)用開(kāi)發(fā)者應(yīng)掌握的知識(shí)和開(kāi)發(fā)工具。
本文采用模塊化設(shè)計(jì)方法,總體方案主要包括硬件設(shè)計(jì)和軟件設(shè)計(jì)兩部分。硬件設(shè)計(jì)主要指硬件電路板的設(shè)計(jì)與實(shí)現(xiàn),按電路功能將其劃分為Virtex-5模塊、SPARTAN模塊、存儲(chǔ)模塊、網(wǎng)絡(luò)接口模塊等。軟件設(shè)計(jì)包括應(yīng)用程序、驅(qū)動(dòng)程序和FPGA硬件邏輯設(shè)計(jì),其中應(yīng)用程序查看和配置硬件設(shè)備參數(shù),驅(qū)動(dòng)程序?yàn)橛布O(shè)備運(yùn)行分配并管理必要的系統(tǒng)資源,FPGA硬
3、件邏輯是網(wǎng)絡(luò)信息處理的核心部分。本文實(shí)現(xiàn)以硬件電路板開(kāi)發(fā)和Linux網(wǎng)絡(luò)驅(qū)動(dòng)程序設(shè)計(jì)為主。
硬件設(shè)計(jì)包括原理圖設(shè)計(jì)和PCB設(shè)計(jì)。原理圖分為多個(gè)子電路:電源系統(tǒng)、時(shí)鐘電路、PCI總線電路、網(wǎng)絡(luò)接口電路、配置電路、存儲(chǔ)電路等,本文介紹了主要芯片的選取,并完成了各子電路原理圖設(shè)計(jì)。本平臺(tái)PCB設(shè)計(jì)運(yùn)行速率達(dá)1GHz,屬高速電路板系統(tǒng)設(shè)計(jì),本文探討了高速電路板的設(shè)計(jì)流程、信號(hào)完整性問(wèn)題以及常見(jiàn)解決措施,闡述了本平臺(tái)PCB設(shè)計(jì)中線距
4、線寬等約束規(guī)則設(shè)置以及約束驅(qū)動(dòng)布線的設(shè)置過(guò)程,最后完成了PCB的布局布線工作。
驅(qū)動(dòng)程序分為PCI設(shè)備驅(qū)動(dòng)設(shè)計(jì)和網(wǎng)絡(luò)設(shè)備驅(qū)動(dòng)設(shè)計(jì)兩部分。本硬件平臺(tái)為基于PCI的網(wǎng)絡(luò)設(shè)備,運(yùn)行于Linux系統(tǒng)下,可以實(shí)現(xiàn)四個(gè)網(wǎng)絡(luò)接口。驅(qū)動(dòng)程序首先向Linux內(nèi)核注冊(cè)PCI設(shè)備,初始化網(wǎng)絡(luò)接口,為PCI硬件設(shè)備和網(wǎng)絡(luò)接口申請(qǐng)系統(tǒng)資源,并將網(wǎng)絡(luò)接口關(guān)聯(lián)到PCI硬件設(shè)備。網(wǎng)絡(luò)設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)分為接收數(shù)據(jù)包模塊、發(fā)送數(shù)據(jù)包模塊、中斷處理模塊等。DM
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- FPGA網(wǎng)絡(luò)開(kāi)發(fā)平臺(tái)的軟硬件協(xié)同設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的可重構(gòu)計(jì)算硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實(shí)現(xiàn)的研究與設(shè)計(jì).pdf
- 基于FPGA的光纖陀螺捷聯(lián)系統(tǒng)硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實(shí)現(xiàn).pdf
- 基于FPGA的RFIC測(cè)試平臺(tái)的硬件電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實(shí)現(xiàn)研究.pdf
- 基于FPGA的片上網(wǎng)絡(luò)驗(yàn)證測(cè)試平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的EPON ONU硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于usb2.0fpga的密碼算法硬件實(shí)現(xiàn)平臺(tái)設(shè)計(jì)
- 基于FPGA的樂(lè)曲硬件演奏系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼研究與FPGA硬件平臺(tái)實(shí)現(xiàn).pdf
- FPGA陣列軟件無(wú)線電硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FFT硬件架構(gòu)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 適合于硬件進(jìn)化的FPGA平臺(tái)設(shè)計(jì)實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)編碼中繼協(xié)作系統(tǒng)硬件仿真平臺(tái)的FPGA實(shí)現(xiàn).pdf
- 基于FPGA和EDA硬件教學(xué)實(shí)驗(yàn)的設(shè)計(jì)與開(kāi)發(fā).pdf
- 藍(lán)牙開(kāi)發(fā)平臺(tái)硬件平臺(tái)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的硬件蠕蟲(chóng)檢測(cè)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于nRF905的無(wú)線傳感網(wǎng)絡(luò)硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論