版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、時間延遲積分(TDI)型CMOS圖像傳感器可以對同一物體進行多次掃描,并把掃描得到的信號進行低噪聲累加,所以它能夠達到很高的靈敏度和信噪比,非常適合應用在暗光拍攝和高速掃描拍攝的條件下,在工業(yè)檢測和航空拍攝等領域具有很高的應用價值。ADC及讀出電路是TDI型CMOS圖像傳感器的重要組成部分,列級ADC相對于芯片級ADC,它的處理速度快,相對于像素級ADC,它的面積和功耗小。
本文研究了TDI型CMOS圖像傳感器的工作原理和
2、設計方案,重點對其中的列級ADC及讀出電路進行了研究和設計。相對于電流累加方式,電壓累加方式的列FPN和功耗較低;相對于傳統(tǒng)的行滾筒式曝光方式,改進型行滾筒曝光方式對同一物體曝光的一致性更好,所以論文中TDI型CMOS圖像傳感器選用電壓累加和改進型行滾筒曝光方式的方案。對于列級ADC,常用的結構有單斜ADC、逐次逼近ADC、迭代算法ADC等,這幾種結構都能滿足論文指標中對ADC的速度要求,但是單斜ADC的功耗低,結構簡單,便于列級版圖實
3、現,所以論文中采用單斜ADC的結構。結合系統(tǒng)整體的要求,ADC采用誤差校正技術提高了數據精度,采用比較器失調消除技術保證了良好的列間一致性,并且后續(xù)讀出電路中采用正反饋型寄存器,提高了電路的可靠性。采用宏利半導體公司的0.18um標準CMOS工藝對TDI型CMOS傳感器中列級ADC及讀出電路進行了前仿真驗證、版圖設計和后仿真驗證。仿真結果表明ADC的數據精度為10位,速度為32K,1024列ADC和讀出電路的總功耗為120mW,這說明論
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 用于TDI型CMOS圖像傳感器的12位列級ADC設計.pdf
- TDI型CMOS圖像傳感器列級Cyclic ADC設計與研究.pdf
- TDI CMOS圖像傳感器列級ADC的研究與設計.pdf
- 應用于TDI-CMOS圖像傳感器列級Cyclic ADC的研究.pdf
- TDI CMOS圖像傳感器數字域累加讀出電路設計.pdf
- 模擬域CMOS-TDI圖像傳感器中讀出電路研究與設計.pdf
- 應用于TDI CMOS圖像傳感器的數字域讀出電路的研究與設計.pdf
- CMOS圖像傳感器列級ADC的研究.pdf
- 低功耗數字域CMOS-TDI圖像傳感器讀出電路研究.pdf
- 用于CMOS圖像傳感器的低電壓列級ADC的研究.pdf
- CMOS圖像傳感器列級ADC研究與設計.pdf
- CMOS圖像傳感器讀出電路片上集成ADC技術研究.pdf
- 有源像素CMOS圖像傳感器讀出電路的研究.pdf
- 基于視覺假體CMOS圖像傳感器讀出電路的設計.pdf
- CMOS圖像傳感器系統(tǒng)中的列并行高速ADC的研究設計.pdf
- TDI CMOS圖像傳感器關鍵模塊建模與電路設計.pdf
- 用于線陣CMOS圖像傳感器的高速大動態(tài)范圍讀出及量化電路設計.pdf
- TDI型CMOS圖像傳感器像素性能優(yōu)化.pdf
- 應用于CMOS圖像傳感器的數字雙采樣列并行ADC的研究與設計.pdf
- 應用于細胞檢測的CMOS圖像傳感器ADC的設計.pdf
評論
0/150
提交評論