基于FPGA的信息交聯(lián)轉(zhuǎn)換系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著戰(zhàn)機(jī)上軍事武器的快速發(fā)展,機(jī)上各種電子系統(tǒng)隨之增加,通信數(shù)據(jù)流也逐步向高速、大數(shù)據(jù)量發(fā)展,加之機(jī)上總線類型多種多樣,而機(jī)上不同系統(tǒng)之間又經(jīng)常需要數(shù)據(jù)交換,就為信息交聯(lián)轉(zhuǎn)換系統(tǒng)的研究提出了更高的要求。
  研究基于FPGA的信息交聯(lián)轉(zhuǎn)換系統(tǒng),利用FPGA芯片可以高速并行執(zhí)行程序的優(yōu)點(diǎn),采用多種數(shù)據(jù)總線通信、可變速率 ARINC429數(shù)據(jù)接收、大數(shù)據(jù)量存儲(chǔ)、關(guān)鍵數(shù)據(jù)快速組幀、數(shù)字信號(hào)處理等方法,實(shí)現(xiàn)信息交聯(lián)轉(zhuǎn)換系統(tǒng)與外部4個(gè)設(shè)備之

2、間的7路通信總線、可變速率、大數(shù)據(jù)量的實(shí)時(shí)信息交換。
  本文主要針對(duì)FPGA芯片接收轉(zhuǎn)發(fā)數(shù)據(jù)流程的特點(diǎn),分析研究了異步串行通信總線與ARINC429通信總線的數(shù)據(jù)接收/發(fā)送原理,提出并實(shí)現(xiàn)了一種基于FPGA的接收可變速率ARINC429總線數(shù)據(jù)的方法。利用FPGA內(nèi)部BlockRam的結(jié)構(gòu)特點(diǎn),給出了一種快速數(shù)據(jù)運(yùn)算的方法,在獲得高速數(shù)據(jù)處理的同時(shí)有效的減少了芯片內(nèi)部20%的資源占用率。
  本文中系統(tǒng)的設(shè)計(jì)結(jié)合硬件原理圖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論