和差通道數(shù)據(jù)采集與處理機設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩70頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、和差通道數(shù)據(jù)采集與處理機是單脈沖全相參雷達數(shù)字接收機的重要組成部分,對于數(shù)字接收機距離分辨力、速度測量精度、角度測量精度提高具有關(guān)鍵作用。其核心設(shè)計目標是實現(xiàn)穩(wěn)定性高、信號完整性好、數(shù)據(jù)帶寬大、數(shù)據(jù)處理能力強,高精度和高采樣率的信號處理板。
   本論文根據(jù)實際科研項目要求,設(shè)計和研制了單脈沖全相參雷達和差通道數(shù)字接收機。包括數(shù)字接收機的方案設(shè)計、信號處理板的方案設(shè)計及硬件實現(xiàn)、FPGA程序的編寫、軟硬件的調(diào)試,及系統(tǒng)調(diào)試,主要

2、工作如下:
   1.根據(jù)單脈沖全相參雷達系統(tǒng)要求,設(shè)計數(shù)字接收機系統(tǒng)方案,確定各模塊功能。
   2.根據(jù)信號處理板功能要求、性能指標,本文設(shè)計了14bit/80MSPS雙通道采樣的信號處理板。
   3.研究了影響信號完整性的主要因素,給出從器件布局、信號走線等方面的解決辦法,改善了信號完整性。
   4.設(shè)計了數(shù)字下變頻的FPGA程序,完成從數(shù)字下變頻的matlab功能仿真,到verilog程序?qū)崿F(xiàn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論