嵌入式處理器取指單元關鍵部件低功耗技術研究.pdf_第1頁
已閱讀1頁,還剩70頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、低功耗是嵌入式處理器的主要研究方向,而取指單元包含大量存儲器訪問,其功耗已經(jīng)成為整個處理器功耗的重要組成部分。本文重點研究了嵌入式處理器取指單元關鍵部件的低功耗技術.這些創(chuàng)新技術的應用能夠使嵌入式CPU在保持處理器性能的基礎上,有效降低取指單元動態(tài)功耗。本文的主要內(nèi)容及創(chuàng)新點包括:
   1、基于指令歷史鏈接關系的路預測高速緩存低功耗技術。本文提出了一種基于分支目標緩存(BTB)復用和跳轉歷史鏈接關系表的兩級跳轉路預測架構,以極

2、低的硬件成本解決了分支目標指令所在行的沖突問題,提高了跳轉預取路預測的準確率,進而有效降低了指令Cache的動態(tài)功耗。
   2、基于循環(huán)體訪問過濾的分支目標緩存低功耗技術。針對循環(huán)體內(nèi)指令對BTB訪問產(chǎn)生的冗余功耗問題,本文提出了一種循環(huán)體訪問過濾機制,消除循環(huán)體指令流中順序指令對BTB的無效訪問;進一步提出了一種分支跟蹤方法補償由于循環(huán)過濾機制對循環(huán)體中非循環(huán)類分支指令的錯誤過濾造成的性能損失。這兩種技術在保障處理器性能的基

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論