基于FPGA的信號(hào)處理算法模塊設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩72頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著雷達(dá)在目標(biāo)探測(cè)方面的作用越來(lái)越顯著,應(yīng)用面越來(lái)越廣,雷達(dá)信號(hào)處理的算法設(shè)計(jì)變得越來(lái)越復(fù)雜,實(shí)時(shí)高效的算法實(shí)現(xiàn)成為信號(hào)處理領(lǐng)域一個(gè)十分重要的研究課題。近幾年可編程邏輯器件的發(fā)展使得FPGA無(wú)論在性能、成本還是功效上都超越了DSP,成為信號(hào)處理的系統(tǒng)核心;其并行處理的芯片架構(gòu)極大地提高了運(yùn)算效率,能夠滿(mǎn)足雷達(dá)信號(hào)處理算法數(shù)據(jù)吞吐量大、算法實(shí)時(shí)性高的要求。因此,在FPGA平臺(tái)進(jìn)行算法實(shí)現(xiàn)成為信號(hào)處理領(lǐng)域的一種必然趨勢(shì)。
  本文主要

2、討論了三種常用雷達(dá)信號(hào)處理算法模塊在FPGA內(nèi)的實(shí)現(xiàn),其主要內(nèi)容如下:
  (1)基于快速共軛梯度法(CG)的多波形雷達(dá)回波模擬器設(shè)計(jì)與實(shí)現(xiàn)。該模塊通過(guò)一組回波數(shù)據(jù)和發(fā)射信號(hào),運(yùn)用快速CG算法反卷積出場(chǎng)景信息,再與不同發(fā)射信號(hào)卷積得到多種形式的雷達(dá)模擬回波。實(shí)現(xiàn)中利用快速傅里葉變換完成矩陣與向量的乘法運(yùn)算,在存儲(chǔ)空間和運(yùn)算量上都得到很大優(yōu)化。
  (2)數(shù)字下變頻模塊的FPGA設(shè)計(jì)。采用多相濾波和并行處理相結(jié)合的工作模式,將

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論