并行VHDL模擬中動(dòng)態(tài)負(fù)載平衡技術(shù)的研究與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩72頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、在使用VHDL設(shè)計(jì)數(shù)字電路的過程中,模擬是非常重要的一個(gè)環(huán)節(jié)。模擬可以實(shí)時(shí)反饋設(shè)計(jì)結(jié)果,使用戶發(fā)現(xiàn)設(shè)計(jì)中存在的問題。但是隨著集成電路設(shè)計(jì)規(guī)模和復(fù)雜度的不斷增長,傳統(tǒng)的串行模擬方法日益成為設(shè)計(jì)中的瓶頸。并行VHDL模擬由于在提高模擬速度方面具有巨大的潛力,得到了越來越多的關(guān)注。學(xué)術(shù)界圍繞如何提高并行VHDL模擬的性能展開了大量研究。模擬中的動(dòng)態(tài)負(fù)載平衡技術(shù)由于能顯著改善模擬性能,開始成為并行VHDL模擬中一個(gè)重要的研究領(lǐng)域。 本文

2、介紹了并行VHDL模擬的原理和并行VHDL模擬的性能影響因素,并對和本文研究的動(dòng)態(tài)負(fù)載平衡技術(shù)密切相關(guān)的時(shí)間偏差協(xié)議進(jìn)行了論述。通過和靜態(tài)劃分算法相比較,本文指出了在并行VHDL模擬中使用動(dòng)態(tài)負(fù)載平衡技術(shù)的必要性。作者對并行VHDL模擬中負(fù)載平衡的影響因素進(jìn)行了分析,并闡述了當(dāng)前的研究現(xiàn)狀。 本文在對并行VHDL模擬的特殊性進(jìn)行分析后,建立了一個(gè)動(dòng)態(tài)負(fù)載平衡的模型。在此模型中,作者首先在分析傳統(tǒng)的負(fù)載度量方法優(yōu)劣的基礎(chǔ)上,提出了

3、一個(gè)新的模擬中負(fù)載的度量方法一模擬推進(jìn)度(SimulationAdvanceProgress)。為了準(zhǔn)確判斷系統(tǒng)中的負(fù)載分布并做出負(fù)載調(diào)度的決定,此模型包括了一個(gè)基于標(biāo)準(zhǔn)偏差的動(dòng)態(tài)負(fù)載平衡算法以完成上述功能。最后,動(dòng)態(tài)負(fù)載平衡模型還包括一個(gè)運(yùn)行中的負(fù)載遷移機(jī)制。該遷移機(jī)制就遷移方法、剩余相關(guān)性的問題分別提出了模擬對象組、消息存儲(chǔ)池技術(shù)作為相應(yīng)的解決辦法。 作者在一個(gè)實(shí)際的并行VHDL模擬器的基礎(chǔ)上,按照建立的動(dòng)態(tài)負(fù)載平衡模型,實(shí)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論