版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著多核處理器應(yīng)用的普及,多核技術(shù)的發(fā)展越來(lái)越受到人們的關(guān)注。如何進(jìn)行多處理器系統(tǒng)結(jié)構(gòu)設(shè)計(jì),以充分提高計(jì)算機(jī)性能是一個(gè)值得深入研究和探索的課題。盡管目前已經(jīng)有很多商用的多核處理器,但是尚沒(méi)有一個(gè)開(kāi)放的多核處理器硬件平臺(tái)可供研究使用。本文在設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)對(duì)稱雙核處理器,作為進(jìn)一步研究多處理器系統(tǒng)結(jié)構(gòu)和相關(guān)技術(shù)的基礎(chǔ)硬件平臺(tái)。其主要有3部分組成:?jiǎn)魏颂幚砥鳌⒐蚕鞢ache以及多核間數(shù)據(jù)和指令總線。多核處理器使用多個(gè)處理器核心來(lái)完成任務(wù),整
2、體上提高了性能,解決了單核處理能力提升受到制約的瓶頸。本文構(gòu)建的單核結(jié)構(gòu)簡(jiǎn)單,有利于多核處理器的設(shè)計(jì)和實(shí)現(xiàn)。
本文通過(guò)對(duì)OpenRisc系列OR1200軟核處理器以及其總線接口Wishbone總線的深入研究,對(duì)OR1200軟核處理器的結(jié)構(gòu)進(jìn)行簡(jiǎn)化和修改,構(gòu)建了一個(gè)單核。分析了軟核處理器的緩存模塊,設(shè)計(jì)實(shí)現(xiàn)了共享緩存模塊。接著參考Wishbone總線設(shè)計(jì)思想進(jìn)行多核間數(shù)據(jù)和指令總線的設(shè)計(jì)和實(shí)現(xiàn)。根據(jù)對(duì)稱多處理器結(jié)構(gòu),完成了雙
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于SOPC的多核處理器互連技術(shù)的研究.pdf
- 基于多核處理器的圖像處理技術(shù)研究與實(shí)現(xiàn).pdf
- 基于堆棧處理器的SOPC的研究與實(shí)現(xiàn).pdf
- 基于NiosⅡ的同構(gòu)多核處理器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于多核網(wǎng)絡(luò)處理器的IDS的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器的路由器驅(qū)動(dòng)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器平臺(tái)的分流模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于網(wǎng)絡(luò)多核處理器的入侵防御系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器的WIMAX基站通訊子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核處理器中目錄控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器高效入侵檢測(cè)技術(shù)研究與實(shí)現(xiàn).pdf
- 多核處理器的設(shè)計(jì)技術(shù)研究.pdf
- 基于多核網(wǎng)絡(luò)處理器的IP轉(zhuǎn)發(fā)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于SOPC的網(wǎng)絡(luò)視頻終端處理器的研究與實(shí)現(xiàn).pdf
- 基于多核ARM處理器的紙幣圖像處理系統(tǒng)優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核處理器技術(shù)-intelsoftware
- 基于片上網(wǎng)絡(luò)的多核處理器的研究與實(shí)現(xiàn).pdf
- 面向多核向量處理器的FFT算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向多核向量處理器BLAS庫(kù)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器的混合負(fù)載能效優(yōu)化方案的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論