已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路制造工藝的不斷發(fā)展,芯片內部能夠集成越來越多的功能。整個IC產(chǎn)品的發(fā)展經(jīng)歷了傳統(tǒng)的板上系統(tǒng)到片上系統(tǒng)(SoC:System-on-a-Chip)的過程。片上總線(OCB:On Chip Bus)技術已成為目前SoC設計的一個關鍵技術。另一方面,隨著系統(tǒng)集成度的提高,SoC設計的一個顯著發(fā)展趨勢就是朝多處理核心方向發(fā)展。這些高性能的多處理核心SoC系統(tǒng)對OCB的傳輸帶寬提出了很高的要求。如何有效地構建多核心SoC平臺的總線互連
2、結構,成為一個具有重要意義的研究課題。
本文通過分析研究多核SoC體系架構,針對網(wǎng)絡處理器高吞吐率、實時處理的需求設計了多核網(wǎng)絡處理器(XDNP)系統(tǒng)的片上互聯(lián)總線協(xié)議,并確定了總線互聯(lián)的結構方案。采用了分離事物總線設計原理,進行了控制平面總線和數(shù)據(jù)平面總線兩層總線結構設計。其中控制層面總線采用的是AMBA2.0-AHB總線協(xié)議,數(shù)據(jù)平面總線采用了專用的命令與數(shù)據(jù)分離的總線協(xié)議結構。針對確定的方案進行了多處理器主設備總線接
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 多核網(wǎng)絡處理器數(shù)據(jù)推拉總線協(xié)議關鍵技術與實現(xiàn).pdf
- 多核網(wǎng)絡處理器片上總線的設計與驗證.pdf
- 基于多核網(wǎng)絡處理器的IDS的設計與實現(xiàn).pdf
- 面向多核網(wǎng)絡處理器軟件框架的研究與實現(xiàn).pdf
- 基于多核網(wǎng)絡處理器的IP轉發(fā)系統(tǒng)的設計與實現(xiàn).pdf
- 基于多核網(wǎng)絡處理器的路由器數(shù)據(jù)轉發(fā)平面設計與實現(xiàn).pdf
- 基于多核網(wǎng)絡處理器的流重組研究.pdf
- 多核網(wǎng)絡處理器共享存儲控制系統(tǒng)設計與優(yōu)化.pdf
- 多核網(wǎng)絡處理器中定制控制處理器關鍵技術研究.pdf
- 基于多核網(wǎng)絡處理器的IPv6聯(lián)動IPS研究與設計.pdf
- 多核網(wǎng)絡處理器驅動軟件關鍵技術研究.pdf
- 基于多核網(wǎng)絡處理器的數(shù)據(jù)包分類算法研究.pdf
- 異構多核網(wǎng)絡安全處理器硬件優(yōu)化技術研究.pdf
- 多核SOC定制控制處理器與片上總線接口設計與實現(xiàn).pdf
- 基于多核網(wǎng)絡處理器的P2P高速流量識別系統(tǒng)的設計與實現(xiàn).pdf
- XDNP網(wǎng)絡處理器快速總線接口FBI設計與實現(xiàn).pdf
- 多核網(wǎng)絡處理器軟硬件協(xié)同驗證關鍵技術研究.pdf
- 基于網(wǎng)絡多核處理器的入侵防御系統(tǒng)的設計與實現(xiàn).pdf
- 基于多核處理器的GMR協(xié)議棧數(shù)據(jù)鏈路層設計與實現(xiàn).pdf
- 多核網(wǎng)絡處理器并行任務調度軟硬件關鍵技術研究.pdf
評論
0/150
提交評論