

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、為了滿足現(xiàn)代網(wǎng)絡(luò)處理器的性能需求,本文為新一代西電網(wǎng)絡(luò)處理器(Xidian Network Processor,XDNP)設(shè)計(jì)了一組高帶寬,并行性好的片上總線,并根據(jù)數(shù)據(jù)信息傳輸特點(diǎn),采用了不同的總線結(jié)構(gòu),實(shí)現(xiàn)了性能和資源的良好折中。
在設(shè)計(jì)實(shí)現(xiàn)階段,將XDNP片上總線的結(jié)構(gòu)分為了命令總線部分和數(shù)據(jù)總線部分。命令總線部分根據(jù)目標(biāo)單元的類型采用了多層總線和共享總線相結(jié)合的結(jié)構(gòu),數(shù)據(jù)總線部分則根據(jù)數(shù)據(jù)傳輸量的特點(diǎn)分為了SRAM數(shù)據(jù)
2、總線和DRAM數(shù)據(jù)總線,其中SRAM PUSH數(shù)據(jù)總線、SRAM PULL數(shù)據(jù)總線、DRAM PULL數(shù)據(jù)總線采用了交叉開關(guān)的總線結(jié)構(gòu),DRAM PUSH數(shù)據(jù)總線則采用了多層總線和共享總線相結(jié)合的總線結(jié)構(gòu)。XDNP片上總線上的仲裁器以固定優(yōu)先級(jí)算法和輪轉(zhuǎn)優(yōu)先級(jí)算法為基礎(chǔ)根據(jù)通信特點(diǎn)采用不同的仲裁策略,有效地保證了請求的優(yōu)先性和公平性,FIFO緩存則保證了系統(tǒng)的并行性。
在設(shè)計(jì)驗(yàn)證階段,以VMM驗(yàn)證方法學(xué)為指導(dǎo),為XDNP片上總
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 多核網(wǎng)絡(luò)處理器總線協(xié)議設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于片上網(wǎng)絡(luò)多核處理器設(shè)計(jì)與協(xié)同驗(yàn)證.pdf
- 基于多核網(wǎng)絡(luò)處理器的IDS的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器數(shù)據(jù)推拉總線協(xié)議關(guān)鍵技術(shù)與實(shí)現(xiàn).pdf
- 多核SOC定制控制處理器與片上總線接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核網(wǎng)絡(luò)處理器的流重組研究.pdf
- 基于多核網(wǎng)絡(luò)處理器的IP轉(zhuǎn)發(fā)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向多核網(wǎng)絡(luò)處理器軟件框架的研究與實(shí)現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器共享存儲(chǔ)控制系統(tǒng)設(shè)計(jì)與優(yōu)化.pdf
- 多核網(wǎng)絡(luò)處理器軟硬件協(xié)同驗(yàn)證關(guān)鍵技術(shù)研究.pdf
- 基于多核網(wǎng)絡(luò)處理器的IPv6聯(lián)動(dòng)IPS研究與設(shè)計(jì).pdf
- 基于分離傳輸?shù)木W(wǎng)絡(luò)處理器片上總線設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核網(wǎng)絡(luò)處理器的路由器數(shù)據(jù)轉(zhuǎn)發(fā)平面設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器中定制控制處理器關(guān)鍵技術(shù)研究.pdf
- 網(wǎng)絡(luò)處理器微引擎總線仲裁器設(shè)計(jì)與驗(yàn)證研究.pdf
- 網(wǎng)絡(luò)處理器中PCI總線的應(yīng)用與驗(yàn)證.pdf
- 片上多核處理器的調(diào)度算法研究.pdf
- 基于多核網(wǎng)絡(luò)處理器的數(shù)據(jù)包分類算法研究.pdf
- 多核網(wǎng)絡(luò)處理器驅(qū)動(dòng)軟件關(guān)鍵技術(shù)研究.pdf
- 片上網(wǎng)絡(luò)架構(gòu)下多核處理器系統(tǒng)的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論