版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、單電感多輸出(SIMO)buckDC-DC轉(zhuǎn)換器因其拓?fù)浣Y(jié)構(gòu)能減少片外元件的使用從而減小電源模塊的體積,因此成為最近的一個(gè)熱點(diǎn)研究方向。雖然它能減小電源模塊的體積,但也存在著輸出紋波較大,效率偏低和交叉調(diào)制的問題。本文設(shè)計(jì)了一款單電感雙輸出(SIDO)同步整流buckDC-DC,在系統(tǒng)建模和電路設(shè)計(jì)方面都取得了一定的成果。
首先,提出了一種基于延遲鎖相環(huán)的零電壓轉(zhuǎn)換柵驅(qū)動(dòng)電路,能夠廣泛應(yīng)用于同步整流buckDC-DC。電路通過
2、留片測(cè)試,和其他類型的零電壓轉(zhuǎn)換柵驅(qū)動(dòng)電路相比具有較高的精度,和同樣基于延遲鎖相環(huán)的零電壓轉(zhuǎn)換柵驅(qū)動(dòng)電路相比在低功耗方面有較大的改進(jìn)。
再次,本文對(duì)SIMO降壓變換器的原理進(jìn)行了分析,推導(dǎo)了直流傳遞函數(shù)和交流傳遞函數(shù),估算了電感電流紋波和輸出電壓紋波,計(jì)算了主要的能量損耗并總結(jié)了減少能量損耗的方法。
然后,本文對(duì)電路的設(shè)計(jì)細(xì)節(jié)進(jìn)行了描述,包括:確定系統(tǒng)參數(shù),選取元件參數(shù),在頻域使用Matlab分析閉環(huán)回路和在時(shí)域使用
3、PSIM進(jìn)行瞬態(tài)仿真的驗(yàn)證,設(shè)計(jì)提高效率的輔助電路。其中控制環(huán)路經(jīng)過留片,測(cè)試結(jié)果顯示所設(shè)計(jì)的DC-DC轉(zhuǎn)換器在8MHz開關(guān)頻率下和2.7~3.3V輸入電壓下,輸出1.3V和1.8V兩路電壓,總的負(fù)載調(diào)整和總的線性調(diào)整均小于25mV,對(duì)任意一路輸出電流從50mA向500mA和從500mA向50mA跳變的響應(yīng),過沖約為20mV,恢復(fù)時(shí)間約為50us。系統(tǒng)整體的效率經(jīng)過仿真,仿真顯示當(dāng)總電流為600mA時(shí)具有峰值效率為85%,在總電流大于2
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 峰值電流模式降壓?jiǎn)纹珼C-DC.pdf
- The design and facture of a digital control DC regulated power supply based on single chip.pdf
- Buck DC-DC轉(zhuǎn)換器研究與設(shè)計(jì).pdf
- analysis_and_design_of_class-e2_dc-dc_converter
- 基于BUCK電路的數(shù)字DC-DC變換器.pdf
- BUCK型DC-DC的電流檢測(cè)電路設(shè)計(jì).pdf
- TTEP Buck DC-DC變換器研究與應(yīng)用.pdf
- 雙通道buck型同步降壓DC-DC芯片設(shè)計(jì).pdf
- Buck DC-DC變換器芯片的研究與設(shè)計(jì).pdf
- buck型dc-dc變換器電路設(shè)計(jì)論文
- Buck型DC-DC開關(guān)電源的研究與設(shè)計(jì).pdf
- 轉(zhuǎn)換器的設(shè)計(jì)與實(shí)現(xiàn)高壓高性能非同步降壓型DC-DC.pdf
- 開關(guān)頻率可配置同步整流BUCK型DC--DC設(shè)計(jì).pdf
- Buck型DC-DC轉(zhuǎn)換器的分析與設(shè)計(jì).pdf
- 數(shù)字控制的Buck DC-DC變換器研究.pdf
- BUCK型DC-DC中關(guān)鍵電路的研究與設(shè)計(jì).pdf
- DC-DC Buck芯片ATE測(cè)試中的Trim技術(shù)研究.pdf
- 同步整流BUCK型DC-DC過零檢測(cè)電路設(shè)計(jì).pdf
- 基于FPGA的Buck型DC-DC變換器的研究.pdf
- 輸出電壓可控的BUCK型DC-DC轉(zhuǎn)化器的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論