模數(shù)混合電路電磁兼容性分析方法的研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩64頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著數(shù)字電路向高速度、高密度、低電壓的趨勢(shì)快速發(fā)展,高速PCB的板級(jí)電磁兼容性問(wèn)題日益嚴(yán)重;尤其在模數(shù)混合的高速PCB中,電磁干擾問(wèn)題一直是一個(gè)難題。高速板級(jí)的電磁兼容性問(wèn)題已經(jīng)成為電子系統(tǒng)設(shè)計(jì)成功的關(guān)鍵,所以研究板級(jí)電磁兼容性問(wèn)題有著重要的意義。
  本文利用有限元法對(duì)高速PCB板級(jí)電磁兼容性問(wèn)題進(jìn)行精確的建模和仿真分析,結(jié)合全波電磁場(chǎng)方法提取電路端口參數(shù),將“場(chǎng)”和“路”的方法有效的結(jié)合起來(lái)對(duì)板級(jí)的電源完整性問(wèn)題展開(kāi)詳細(xì)的研究

2、。為建立良好的供電網(wǎng)絡(luò),設(shè)計(jì)了基于目標(biāo)阻抗法的電源/地平面輸入阻抗,并討論了電容的選取和放置原則。之后研究了同步開(kāi)關(guān)噪聲(SSN)的產(chǎn)生機(jī)理,通過(guò)仿真討論了有效的同步開(kāi)關(guān)噪聲抑制措施,以最大程度減小其對(duì)電源系統(tǒng)的影響,并結(jié)合實(shí)驗(yàn)測(cè)試結(jié)果,驗(yàn)證了仿真結(jié)果的有效性和準(zhǔn)確性。
  其次,為了研究電磁干擾的本質(zhì),本文詳細(xì)研究了模擬電路的受干擾機(jī)理。討論了數(shù)字噪聲對(duì)模擬電路的干擾途徑,揭示出電磁干擾對(duì)模擬電路的影響,并給出了相應(yīng)的抑制措施。

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論