基于PCI的HDLC協(xié)議處理器的設(shè)計與優(yōu)化.pdf_第1頁
已閱讀1頁,還剩64頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、本文所研究的課題是江蘇省十五科技攻關(guān)項(xiàng)目基于PCI/Compact PCI的高速業(yè)務(wù)接入芯片,即“高速多通道HDLC(High Irevel Data Link Control:高級數(shù)據(jù)鏈路協(xié)議)控制器芯片的研制開發(fā)”的一部分。其主要目的是完成核心電路高級鏈路數(shù)據(jù)(HDLC)協(xié)議處理器模塊的設(shè)計。與目前的一些通用芯片中采用將多個32通道HDLC處理器進(jìn)行堆疊的方法來處理更多的數(shù)據(jù)通道,設(shè)計了可以同時處理4個E1鏈路,最大128個邏輯通道

2、的HDLC處理器?;竟ぷ髟硎牵菏紫葘?28個低速的HDLC通道的數(shù)據(jù)進(jìn)行緩沖,然后使用一個具有分時處理能力的高速HDLC處理器,通過時分復(fù)用的方式進(jìn)行數(shù)據(jù)的處理。這樣設(shè)計的模塊在ASIC芯片資源占用和通道管理上都有明顯的優(yōu)勢。 完成了HDLC IP核數(shù)據(jù)通路和控制通路各個層次模塊的設(shè)計規(guī)劃,使用硬件描述語言Verilog HDL實(shí)現(xiàn)了IP各模塊的設(shè)計;借助EDA工具ISE集成開發(fā)環(huán)境完成了IP核各模塊的編程、調(diào)試和面向FPG

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論