基于FPGA的高速并行多速率信號處理技術(shù).pdf_第1頁
已閱讀1頁,還剩74頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、多速率信號處理技術(shù)是目前數(shù)字信號處理研究中一個重要的領(lǐng)域,而數(shù)字濾波器是多速率信號處理領(lǐng)域中最重要的一種處理方法。如何設(shè)計(jì)更高效、高速的數(shù)字濾波器是本論文的主要研究內(nèi)容。本文在分析了傳統(tǒng)的多速率數(shù)字信號處理中常用的數(shù)字濾波器后,提出了基于FPGA的更高效、高速的實(shí)時處理方法。
  本文主要對多速率信號處理中基帶脈沖成形FIR濾波器和級聯(lián)積分梳狀(CIC)濾波器進(jìn)行了研究和傳統(tǒng)算法的改進(jìn)。首先,本文在對傳統(tǒng)的FIR濾波器結(jié)構(gòu),尤其是

2、高速并行FIR濾波器結(jié)構(gòu)進(jìn)行了介紹之后,采用了基于查找表的新方法實(shí)現(xiàn)了速率可控的基帶信號脈沖成形FIR濾波器。該方法不需要使用任何乘法器和加法器,只需要FPGA的ROM資源即可完成成形濾波,大大地降低了FPGA的硬件資源開銷。其次,本文對傳統(tǒng)的級聯(lián)積分梳狀(CIC)濾波器進(jìn)行了介紹和分析,并在傳統(tǒng)CIC濾波器的算法基礎(chǔ)上,提出了新的并行處理的內(nèi)插CIC濾波器算法并進(jìn)行了FPGA實(shí)時產(chǎn)生與驗(yàn)證。該并行算法可以使FPGA加法器和乘法器工作在

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論