版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著內(nèi)存技術(shù)的廣泛應(yīng)用,DDR PHY接口應(yīng)運(yùn)而生。由于DDR時鐘頻率極高,在如此高頻下,時鐘受到工藝帶來的不確定性干擾也越來越大。頻率的提升往往也伴隨著功耗的提升,因此,設(shè)計(jì)既滿足時序又滿足功耗要求的DDR PHY時鐘樹是非常必要的。數(shù)字后端中的時鐘樹設(shè)計(jì)包括時鐘樹綜合和時鐘樹優(yōu)化,前者使時鐘樹滿足設(shè)計(jì)規(guī)則約束的要求,后者則對時鐘樹的時序或功耗進(jìn)行優(yōu)化。
本文主要針對的是DDR PHY時鐘樹的低功耗設(shè)計(jì)。傳統(tǒng)的時鐘樹優(yōu)化大多
2、針對時鐘結(jié)構(gòu)的優(yōu)化和時鐘寄存器的優(yōu)化,鑒于前者對DDR PHY時鐘樹的優(yōu)化有限而后者的實(shí)際后端實(shí)現(xiàn)存在巨大困難,本文采用的寄存器聚類方法主要針對時鐘樹葉子級寄存器拓?fù)浣Y(jié)構(gòu)的優(yōu)化。文章以普林姆算法作為寄存器聚類算法的先行準(zhǔn)備,得到時鐘樹寄存器的最小生成樹,進(jìn)而推導(dǎo)出時鐘樹寄存器的最小互連線長度。以緩沖器分配算法作為聚類算法的后續(xù)補(bǔ)充,幫助EDA工具識別做好的寄存器簇,使得時鐘樹綜合得以順利進(jìn)行。實(shí)驗(yàn)結(jié)果表明,相較常規(guī)方法,DDR PHY的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于寄存器傳輸級的低功耗技術(shù)研究.pdf
- 低電壓、低功耗寄存器堆設(shè)計(jì)技術(shù)研究.pdf
- 高性能低功耗SoC設(shè)計(jì)以及寄存器堆的應(yīng)用.pdf
- 高性能低功耗多端口寄存器文件研究與全定制實(shí)現(xiàn).pdf
- 寄存器堆的設(shè)計(jì).pdf
- 基于串聯(lián)寄存器和純輪換寄存器構(gòu)造de Bruijn序列的研究.pdf
- 基于fpga的16位寄存器設(shè)計(jì)
- 實(shí)驗(yàn)數(shù)碼寄存器
- 移位寄存器
- 基于時鐘控制技術(shù)的IC低功耗設(shè)計(jì)研究.pdf
- 多線程寄存器文件的設(shè)計(jì).pdf
- 基于龍芯Ⅰ的全局寄存器分配研究.pdf
- 移位寄存器的設(shè)計(jì)與實(shí)現(xiàn)
- 移位寄存器71669
- 移位寄存器66874
- 移位寄存器70889
- 基于VMMRAL的寄存器驗(yàn)證方法的研究.pdf
- 基于虛擬寄存器的中間語言
- 雙向移位寄存器
- 相連多寄存器組體系結(jié)構(gòu)上的寄存器分配技術(shù).pdf
評論
0/150
提交評論