版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路領(lǐng)域工藝技術(shù)的進(jìn)步,芯片中集成的晶體管數(shù)目大量增加,由此帶來的功耗增長使得芯片穩(wěn)定度下降,影響芯片的工作質(zhì)量。因此如何降低功耗已經(jīng)成為當(dāng)前設(shè)計(jì)的關(guān)鍵。本文在分析芯片功耗來源的基礎(chǔ)上,從構(gòu)成時(shí)鐘網(wǎng)絡(luò)功耗的三個(gè)方面進(jìn)行了低功耗設(shè)計(jì)的研究。
首先從降低時(shí)鐘頻率的角度出發(fā)探討了一種分頻時(shí)鐘的低功耗設(shè)計(jì)方法。利用低頻時(shí)鐘之間的數(shù)據(jù)交互,考慮到不同頻率時(shí)鐘的相位關(guān)系,使得數(shù)據(jù)交互路徑達(dá)到高頻的效果。將設(shè)計(jì)中必要的高頻路徑采用上
2、述方法實(shí)現(xiàn),其它路徑保持在低頻狀態(tài)時(shí),能夠降低芯片的整體功耗。而且利用低頻時(shí)鐘間交互達(dá)到高頻性能的路徑所占比例越大,降低功耗的效果越明顯。通過以實(shí)際工程項(xiàng)目ASIC DX芯片為實(shí)驗(yàn)對象,對采用正常工作頻率條件下的芯片功耗與采用分頻設(shè)計(jì)方法得到的芯片功耗進(jìn)行比較分析,實(shí)驗(yàn)結(jié)果表明該設(shè)計(jì)方法能顯著降低芯片功耗。
其次針對時(shí)鐘樹綜合階段,從降低負(fù)載電容角度分別探討了時(shí)鐘樹構(gòu)建單元的選擇及時(shí)鐘網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)的優(yōu)化兩種不同的設(shè)計(jì)方案。通過
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于時(shí)鐘控制技術(shù)的IC低功耗設(shè)計(jì)研究.pdf
- 低功耗物理設(shè)計(jì).pdf
- 片上網(wǎng)絡(luò)低功耗設(shè)計(jì)方法研究.pdf
- 低功耗ASIC物理設(shè)計(jì)方法研究及其應(yīng)用.pdf
- 超高頻RFID標(biāo)簽低功耗時(shí)鐘電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 時(shí)鐘樹功耗優(yōu)化技術(shù)與物理實(shí)現(xiàn).pdf
- 基帶芯片的低功耗時(shí)鐘系統(tǒng)設(shè)計(jì).pdf
- 基于ZigBee的低功耗MAC研究與實(shí)現(xiàn).pdf
- 低功耗設(shè)計(jì)方法
- 超高頻無源RFID物理設(shè)計(jì)與低功耗時(shí)鐘樹綜合.pdf
- 低功耗無線傳感器網(wǎng)絡(luò)的研究與實(shí)現(xiàn).pdf
- 低功耗RFID系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于linux內(nèi)核手機(jī)低功耗的研究與實(shí)現(xiàn)
- 基于多電壓的SoC低功耗設(shè)計(jì)方法研究.pdf
- 基于低功耗藍(lán)牙無線心率計(jì)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- SOC低功耗物理設(shè)計(jì)中電源網(wǎng)絡(luò)分析與研究.pdf
- 基于NetFPGA的路由設(shè)備低功耗研究與實(shí)現(xiàn).pdf
- 低功耗片上網(wǎng)絡(luò)(NoC)差錯(cuò)控制方法研究與設(shè)計(jì).pdf
- SOC低功耗設(shè)計(jì)方法研究.pdf
- 片上網(wǎng)絡(luò)布局后低功耗設(shè)計(jì)方法研究.pdf
評(píng)論
0/150
提交評(píng)論