版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著半導(dǎo)體工藝水平越來(lái)越先進(jìn),集成電路的發(fā)展進(jìn)入到片內(nèi)系統(tǒng)(SystemOnChip,SOC)的時(shí)代。芯片的規(guī)模越來(lái)越大,能達(dá)到上千萬(wàn)門(mén),而如此大規(guī)模的晶體管帶來(lái)的功耗問(wèn)題急需解決。數(shù)字集成電路物理設(shè)計(jì)是集成電路設(shè)計(jì)中的重要組成部分。物理設(shè)計(jì)中電源網(wǎng)絡(luò)的規(guī)劃,其性能的優(yōu)劣直接影響到數(shù)字集成電路片內(nèi)系統(tǒng)能否正常工作,因此,對(duì)其進(jìn)行研究具有重要的意義。本文將對(duì)SOC物理設(shè)計(jì)的電源網(wǎng)絡(luò)情況進(jìn)行詳細(xì)的研究。
本文首先介紹了集成電路
2、設(shè)計(jì)中功耗的組成理論。影響靜態(tài)功耗以及動(dòng)態(tài)功耗的因素,從器件結(jié)構(gòu)上考慮降低靜態(tài)功耗的方法以及動(dòng)態(tài)功耗中的開(kāi)關(guān)功耗和瞬間的短路功耗的計(jì)算方法,總結(jié)低功耗設(shè)計(jì)優(yōu)化的方向。然后基于對(duì)SOC功耗工作原理的研究,結(jié)合基于Encounter的TCL指令編寫(xiě)CPF功耗約束文件,利用一些多電源域、電源關(guān)斷、變頻等手段來(lái)進(jìn)行低功耗的設(shè)計(jì)規(guī)劃。根據(jù)規(guī)劃的結(jié)果,在物理設(shè)計(jì)的階段,運(yùn)用EPS設(shè)計(jì)電源網(wǎng)格視圖,對(duì)不同的電源網(wǎng)絡(luò)線(xiàn)進(jìn)行靜態(tài)電壓降的分析,在靜態(tài)壓降滿(mǎn)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗SOC芯片電源網(wǎng)絡(luò)完整性分析研究.pdf
- 低功耗SOC物理實(shí)現(xiàn)的電源完整性分析.pdf
- SOC中的低功耗設(shè)計(jì)方法.pdf
- 無(wú)線(xiàn)接入SOC芯片的低功耗物理設(shè)計(jì).pdf
- SoC低功耗技術(shù)的研究及在物理設(shè)計(jì)中的應(yīng)用.pdf
- SOC低功耗設(shè)計(jì)方法研究.pdf
- SOC芯片低功耗設(shè)計(jì).pdf
- 基于SOC低功耗設(shè)計(jì)的IRdrop分析.pdf
- GHz DDS SOC芯片的高速低功耗物理設(shè)計(jì).pdf
- SoC芯片的低功耗設(shè)計(jì).pdf
- SOC的低功耗設(shè)計(jì)與DFT.pdf
- 低功耗藍(lán)牙SOC的設(shè)計(jì)與實(shí)現(xiàn).pdf
- SoC測(cè)試中的低功耗技術(shù).pdf
- 65nm SoC芯片低功耗設(shè)計(jì)的物理實(shí)現(xiàn).pdf
- 低功耗物理設(shè)計(jì).pdf
- MP3解碼SoC中的低功耗設(shè)計(jì).pdf
- 集成電路物理設(shè)計(jì)中布局和電源網(wǎng)絡(luò)的設(shè)計(jì).pdf
- 低功耗SoC設(shè)計(jì)關(guān)鍵技術(shù)研究.pdf
- SOC芯片低功耗設(shè)計(jì)及功耗估計(jì)若干問(wèn)題研究.pdf
- 低功耗SoC后端設(shè)計(jì)中幾個(gè)關(guān)鍵技術(shù)的研究.pdf
評(píng)論
0/150
提交評(píng)論