已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、通信結(jié)構(gòu)的設計日益成為復雜SOC設計的瓶頸。隨著集成電路工藝進入納米級,對片上互連線提出了許多挑戰(zhàn),如信號傳輸延時,功耗問題,互感等。從系統(tǒng)結(jié)構(gòu)看來,芯片上集成了更多復雜的功能模塊,它們之間有通信數(shù)據(jù)量大,種類多等特點,片上通信資源就變得越來越緊張。 隨著片上通信結(jié)構(gòu)的發(fā)展也出現(xiàn)了多種系統(tǒng)設計方法。傳統(tǒng)的系統(tǒng)需要最優(yōu)計算單元和最好存儲器系統(tǒng);現(xiàn)在系統(tǒng)設計者更需要關(guān)注系統(tǒng)的通信要求。本文從現(xiàn)有主流SOC設計總線研究入手,提出系統(tǒng)級
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗高性能信號處理器的結(jié)構(gòu)設計與實現(xiàn).pdf
- SoC設計中高性能總線架構(gòu)的研究與實現(xiàn).pdf
- 高性能低功耗SoC設計以及寄存器堆的應用.pdf
- SoC片上總線結(jié)構(gòu)設計實現(xiàn).pdf
- SOC芯片低功耗設計.pdf
- 高速低功耗電壓比較器結(jié)構(gòu)設計.pdf
- SoC芯片的低功耗設計.pdf
- 高性能低功耗VLSI結(jié)構(gòu)和互連線研究.pdf
- SOC低功耗設計方法研究.pdf
- 低功耗高性能LCD驅(qū)動器設計.pdf
- SOC中的低功耗設計方法.pdf
- 基于邊界掃描的低功耗測試結(jié)構(gòu)設計方法研究.pdf
- 高性能低功耗SARADC的研究與設計.pdf
- 甚低功耗SAR ADC的結(jié)構(gòu)設計與控制技術(shù).pdf
- 高性能低功耗TCAM研究與實現(xiàn).pdf
- 低功耗高性能的DEDUP CDP系統(tǒng).pdf
- 基于SOC低功耗設計的IRdrop分析.pdf
- 基于SoC低功耗Pipeline ADC的設計.pdf
- SOC的低功耗設計與DFT.pdf
- SoC中高性能SRAM電路設計與優(yōu)化.pdf
評論
0/150
提交評論