已閱讀1頁,還剩99頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路設計、制造技術的進步和軟件開發(fā)手段的日益成熟,DSP以其體系結構的特殊性,強大的處理能力,在通信,多媒體,信息家電等領域得到了極為廣泛的應用。 本文完成了一款16位定點高性能數(shù)字信號處理器rDSP的內(nèi)核設計。在目標指令集特點分析的基礎上,根據(jù)設計約束,論文提出了Rdsp Core的微體系結構實現(xiàn)。其中控制通路的設計中采用了基于分布式譯碼,雙相時鐘設計的同步流水線結構簡化多周期指令的控制,并對基于此結構的沖突模型進行了
2、分析,提出了設計中的解決方法。指令譯碼器采用預譯碼技術,硬布線譯碼結合指令狀態(tài)機控制的微碼ROM的協(xié)同譯碼結構。數(shù)據(jù)通路的設計采用Core內(nèi)部總線提高了功能單元間數(shù)據(jù)傳送的效率。在此基礎上,本文引入了時鐘管理單元并采用門控時鐘技術降低功耗。 為了對rDSP Core指令集功能進行高效地驗證,本文構建了基于標準參考模型的自動化平臺,分三個層次完成指令集的驗證工作。 本文中所采用的設計方法已被成功應用在數(shù)字信號處理器rDSP的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 16位數(shù)字信號處理器硬核設計.pdf
- 一種數(shù)字信號處理器內(nèi)核的設計與擴展.pdf
- 16位數(shù)字信號處理器IP核的開發(fā).pdf
- 高性能數(shù)字信號處理器(16位定點DSP)設計與研制.pdf
- 16位高性能嵌入式數(shù)字信號處理器的研究與設計.pdf
- 數(shù)字信號處理器的設計研究.pdf
- 16位定點數(shù)字信號處理器DSPD16數(shù)據(jù)路徑的設計.pdf
- 數(shù)字信號處理器MD16驗證研究.pdf
- 一種32位嵌入式RISC處理器內(nèi)核的設計實現(xiàn).pdf
- 高性能數(shù)字信號處理器的設計與實現(xiàn).pdf
- 嵌入式數(shù)字信號處理器研究與設計.pdf
- 高性能通用32位數(shù)字信號處理器DSP3000結構設計與實現(xiàn).pdf
- 基于數(shù)字信號處理器的振動信號預處理研究與實現(xiàn).pdf
- 數(shù)字信號處理器存儲器系統(tǒng)設計.pdf
- 高速數(shù)字信號處理器及其應用.pdf
- 數(shù)字信號處理器設計與RTL設計自動化.pdf
- 面向多核的低功耗數(shù)字信號處理器研究與設計.pdf
- 媒體數(shù)字信號處理器模擬器研究與實現(xiàn).pdf
- 媒體數(shù)字信號處理器IP核優(yōu)化設計研究.pdf
- 一款基于高效流水線的16位定點嵌入式數(shù)字信號處理器的設計與實現(xiàn).pdf
評論
0/150
提交評論