版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、任意波形發(fā)生器作為常用信號源,可以產(chǎn)生測試所需要的常規(guī)波形和任意波形,在現(xiàn)代測試系統(tǒng)有著廣泛的應(yīng)用。目前其波形合成的核心技術(shù)是直接數(shù)字合成技術(shù),其重要指標(biāo)是采樣頻率和存儲深度。高采樣頻率可以保證高輸出帶寬,深存儲可以重現(xiàn)波形細(xì)節(jié)、實現(xiàn)復(fù)雜波形。隨著被測對象工作頻率、復(fù)雜性的提高,對任意波形發(fā)生器的輸出波形的復(fù)雜性和帶寬提出更高的要求。傳統(tǒng)的SRAM由于訪問速度低、存儲容量小,作為波形存儲器具有很大的局限性,而 DDR2 SDRAM作為一
2、種新型的存儲器,其訪問速度快、存儲容量大,適合用于高速深存儲的研究和應(yīng)用。
針對上述提出的問題,本文主要研究基于DDR2 SDRAM的任意波形發(fā)生模塊,設(shè)計工作主要包括:波形合成硬件電路、FPGA邏輯。論文主要工作內(nèi)容如下:
1.高速深存儲的波形合成電路設(shè)計。根據(jù)DDR2 SDRAM讀寫特點,分析它在兩種不同波形合成結(jié)構(gòu)(DDFS和DDWS)中應(yīng)用的可行性后,選擇DDWS的方式合成任意波形。根據(jù)模塊的指標(biāo)要求,從功能
3、集成化出發(fā),采用現(xiàn)場可編程邏輯器件(FPGA)完成模塊的主要功能設(shè)計,確立了以“FPGA+DDR2 SDRAM+高速DAC”的架構(gòu)實現(xiàn)波形合成電路,完成硬件平臺搭建。
2.FPGA邏輯設(shè)計。主要完成DDR2 SDRAM控制器設(shè)計,并對系統(tǒng)出現(xiàn)的跨時鐘域數(shù)據(jù)進(jìn)行數(shù)據(jù)同步處理,同時完成了地址發(fā)生器、譯碼器、DAC控制等模塊設(shè)計。通過FPGA邏輯控制,實現(xiàn)波形數(shù)據(jù)正確讀取,波形輸出。
3.測試與驗證。針對模塊指標(biāo)設(shè)計了相應(yīng)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 適用于DDR SDRAM和DDR2 SDRAM的控制器的設(shè)計.pdf
- 基于FPGA的DDR2 SDRAM控制器設(shè)計.pdf
- DDR2 SDRAM控制器的設(shè)計與驗證.pdf
- Gzip中的DDR2 SDRAM控制器的設(shè)計.pdf
- 基于FPGA的DDR2 SDRAM UDIMM內(nèi)存故障注入工具的設(shè)計.pdf
- DDR2 SDRAM控制器的研究與實現(xiàn).pdf
- 基于DDR2 SDRAM的DSO大容量存儲技術(shù)的研究.pdf
- 基于Spartan-3 FPGA的DDR2 SDRAM存儲器接口設(shè)計.pdf
- DDR2 SDRAM在高端數(shù)字存儲示波器中的應(yīng)用.pdf
- 雙通道任意波形發(fā)生模塊的硬件設(shè)計.pdf
- DDR2 SDRAM控制器物理層主從控制DLL的設(shè)計.pdf
- 可穿戴任意波形發(fā)生器模塊設(shè)計.pdf
- 任意波形發(fā)生模塊數(shù)字通道的設(shè)計與實現(xiàn).pdf
- 2GSa-S任意波形發(fā)生器模塊數(shù)字通道設(shè)計.pdf
- PXI 200MSPS任意波形發(fā)生模塊硬件設(shè)計.pdf
- 任意波形發(fā)生器數(shù)字模塊的硬件設(shè)計.pdf
- PCIE任意波形發(fā)生器模塊驅(qū)動軟件設(shè)計.pdf
- 4GSPS任意波形發(fā)生器時鐘模塊設(shè)計.pdf
- 基于DDS的任意波形發(fā)生器設(shè)計.pdf
- 任意波形發(fā)生器脈沖合成模塊設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論