版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、論文來(lái)源于某公司的32位嵌入式RISC微處理器“ENOD”,本文完成了Cache系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。 ENOD是一款32位、符合IEEE-1754(SPARCVS)結(jié)構(gòu)的微處理器。ENOD的設(shè)計(jì)目標(biāo)主要是權(quán)衡性價(jià)比、可靠性、可移植性、可擴(kuò)展性、軟件兼容性等。它兼容SPARC V8指令集。 ENOD的Cache系統(tǒng)采用經(jīng)典的哈佛結(jié)構(gòu),即指令Cache與數(shù)據(jù)Cache分立。該結(jié)構(gòu)消除了數(shù)據(jù)引用與指令引用之間的沖突,使得取數(shù)據(jù)與
2、取指令能同時(shí)進(jìn)行,因而大大加快了處理速度。在哈佛結(jié)構(gòu)的基礎(chǔ)上,EOND采用流水線操作以減少指令執(zhí)行時(shí)間,從而進(jìn)一步增強(qiáng)了處理器的數(shù)據(jù)處理能力。按照功能將Cache系統(tǒng)劃分成不同模塊,然后按照自頂向下的設(shè)計(jì)思想進(jìn)行設(shè)計(jì)并實(shí)現(xiàn)。所設(shè)計(jì)的Cache系統(tǒng)主要包括指令Cache控制器、數(shù)據(jù)Cache控制器和數(shù)據(jù)接口。本論文詳細(xì)討論了Cache的低功耗設(shè)計(jì)。在滿足嵌入式RISC處理器速度要求的基礎(chǔ)上,采用串行訪問(wèn)Tag/Data SRAM的方式來(lái)降
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 32位嵌入式RISC微處理器設(shè)計(jì).pdf
- 嵌入式處理器中Cache的研究與設(shè)計(jì).pdf
- 32位RISC嵌入式處理器的存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于32位arm嵌入式處理器的調(diào)試技術(shù)
- 32位ARM嵌入式處理器的調(diào)試技術(shù).doc
- 32位嵌入式系統(tǒng)的Java協(xié)處理器設(shè)計(jì)研究.pdf
- 32位嵌入式RISC處理器核的VLSI實(shí)現(xiàn).pdf
- 基于32位arm嵌入式處理器的調(diào)試技術(shù)
- 32位ARM嵌入式處理器的調(diào)試技術(shù).doc
- 32位5級(jí)流水線嵌入式處理器設(shè)計(jì).pdf
- 32位RISC嵌入式微處理器設(shè)計(jì).pdf
- 32位RISC嵌入式微處理器設(shè)計(jì)研究.pdf
- 一種32位嵌入式RISC處理器內(nèi)核的設(shè)計(jì)實(shí)現(xiàn).pdf
- 嵌入式32位RISC處理器中存儲(chǔ)管理單元的研究與設(shè)計(jì).pdf
- 嵌入式處理器
- 32位嵌入式微處理器控制單元的設(shè)計(jì).pdf
- 基于32位ARM處理器的嵌入式農(nóng)業(yè)綜合測(cè)控平臺(tái)研究.pdf
- 嵌入式圖形處理器設(shè)計(jì).pdf
- 嵌入式32位RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn)及其控制邏輯的改進(jìn).pdf
- 嵌入式系統(tǒng)設(shè)計(jì)與實(shí)例開發(fā)基于32位微處理器與實(shí)時(shí)操作
評(píng)論
0/150
提交評(píng)論