版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本論文設(shè)計(jì)了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實(shí)現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進(jìn)制,采樣頻率為10MHz。 論文首先簡(jiǎn)要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的性能要求選擇窗函數(shù)、確定系數(shù),在算法上為了滿足數(shù)字濾波器的要求,對(duì)系數(shù)放大512倍并取整,并用Matlab對(duì)數(shù)字濾波器原理進(jìn)行了證明。同時(shí)簡(jiǎn)述了EDA技術(shù)
2、和FPGA設(shè)計(jì)流程。 其次,論文說明了FIR數(shù)字濾波器模塊的劃分,并用Verilog語言在Modelsim環(huán)境下進(jìn)行了功能測(cè)試。對(duì)于數(shù)字濾波器系數(shù)中的-1,-2,4這些簡(jiǎn)單的系數(shù)乘法直接進(jìn)行移位和取反,可以極大的節(jié)省資源和優(yōu)化設(shè)計(jì)。而對(duì)普通系數(shù)乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實(shí)現(xiàn)了乘積的運(yùn)算;另外,在本設(shè)計(jì)進(jìn)行部分積累加時(shí),采用舍取冗余位,主要是根據(jù)設(shè)計(jì)時(shí)已對(duì)系數(shù)進(jìn)行了放大,而輸出
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的fir數(shù)字濾波器設(shè)計(jì)
- 基于fpga的fir數(shù)字濾波器設(shè)計(jì)
- 基于FPGA的FIR數(shù)字濾波器的設(shè)計(jì).pdf
- 高速FIR數(shù)字濾波器在FPGA上的實(shí)現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器的研究.pdf
- 基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器研究與設(shè)計(jì).pdf
- 畢業(yè)設(shè)計(jì)基于fpga的fir數(shù)字濾波器設(shè)計(jì)
- 畢業(yè)設(shè)計(jì)-基于fpga的fir數(shù)字濾波器設(shè)計(jì)
- FIR數(shù)字濾波器的設(shè)計(jì).pdf
- 基于fir的數(shù)字濾波器設(shè)計(jì)研究
- 基于fir的數(shù)字濾波器設(shè)計(jì)研究
- fir數(shù)字濾波器的設(shè)計(jì)
- 基于FPGA的FIR數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于FPGA的高速FIR數(shù)字濾波器及多速率濾波器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA實(shí)現(xiàn)的定點(diǎn)FIR數(shù)字濾波器優(yōu)化設(shè)計(jì).pdf
- 基于dsp 的fir數(shù)字濾波器設(shè)計(jì)
- fir數(shù)字濾波器的設(shè)計(jì)方法
- 基于矩形窗設(shè)計(jì)fir數(shù)字濾波器
評(píng)論
0/150
提交評(píng)論